电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

25HPA622-D-FREQ

产品描述LVPECL Output Clock Oscillator, 60MHz Min, 320MHz Max, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小227KB,共1页
制造商Euroquartz
官网地址http://www.euroquartz.co.uk/
标准
下载文档 详细参数 全文预览

25HPA622-D-FREQ概述

LVPECL Output Clock Oscillator, 60MHz Min, 320MHz Max, ROHS COMPLIANT, SMD, 6 PIN

25HPA622-D-FREQ规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codecompli
其他特性COMPLIMENTARY OUTPUT; TRISTATE; ENABLE/DISABLE FUNCTION
最长下降时间0.25 ns
频率调整-机械NO
频率稳定性25%
安装特点SURFACE MOUNT
最大工作频率320 MHz
最小工作频率60 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
输出负载50 OHM
物理尺寸11.4mm x 9.6mm x 2.5mm
最长上升时间0.25 ns
最大供电电压2.625 V
最小供电电压2.375 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
Base Number Matches1

文档预览

下载PDF文档
EURO
QUARTZ
DESCRIPTION
HPA62 series LVPECL output oscillators cover the frequency range
60MHz to 320MHz. The part utilizes a crystal operating in third
overtone mode (Non-PLL)
SPECIFICATION
Frequency Range:
Output Logic
Phase Noise:
Frequency Stability:
Operating Temp Range
Commercial:
Industrial:
Input Voltage:
Output Voltage
High '1':
Low '0':
Rise/Fall Times:
Current Consumption:
Load:
Start-up Time:
Duty Cycle:
Input Static Discharge Prot:
Storage Temperature Range:
Ageing:
Enable/Disable
No connection:
Disable:
HPA62 LVPECL OSCILLATORS
11.4 x 9.6mm SMD 6 pad
60.0MHz to 320.0MHz
LVPECL
See table
See table
-10° to +70°C
-40° to +85°C
+2.5VDC or +3.3VDC ±5%
Vdd -1.025V min.
Vdd -1.620V max.
(RL = 50W to Vdd -2.0V)
0.25ns typical
(20% Vdd to 80% Vdd)
75mA max. at 212.50MHz
50W into Vdd-2.0V
5ms typ., 10ms max.
50%±5% (at Vdd -1.3V)
2kV min.
-55°C to +150°C
±3ppm per year max., ±2ppm
thereafter. At T amb +25°C
OUTLINE & DIMENSIONS
Both outputs enabled
Both outputs are disabled when
control pad is taken below 0.3V
referenced to ground. Oscillator is
always 'on'. (Special request -
oscillator is off when disabled.)
Enable:
Both Outputs are enabled when
control pad is taken above 0.7 Vcc
referenced to ground.
ABSOLUTE MAXIMUM RATINGS
(Permanent
damage may be caused if operated beyond these limits.)
Supply Voltage Vdd:
+4.6V max.
Input Voltage Vi:
Vss -0.5 min., VDD +0.5V max.
Input Voltage Vo:
Vss -0.5 min., Vdd +0.5V max.
PHASE NOISE (155.250MHz)
Offset
10Hz
100Hz
1kHz
10kHz
100kHz
1MHz
10MHz
dBc/Hz
-65
-95
-120
-128
-122
-120
-140
STABILITY OVER TEMPERATURE RANGE
Stability
±ppm
25
50
100
25
50
100
Temperature Range Order Code
°C
-10 to +70
-10 to +70
-10 to +70
-40 to +85
-40 to +85
-40 to +85
A
B
C
D
E
F
PART NUMBERS
HPA62 oscillator part numbers are derived as follows:
Example:
Supply Voltage
3 = 3.3VDC
25 = 2.5VDC
Series Designation
Package Style
5761 or 5762
Stability Code
(See table)
Frequency
3HPA621-A-250.000
JITTER
Integrated Phase Jitter:
0.25ps typical at 155.520MHz
(12kHz to 20MHz)
Period Jitter (RMS):
3.0ps typical at 155.520MHz
Period Jitter (peak to peak): 21ps typical at 155.520MHz
EUROQUARTZ LIMITED Blacknell Lane CREWKERNE Somerset UK TA18 7HE
Tel: +44 (0)1460 230000 Fax: +44 (0)1460 230001 Email: info@euroquartz.co.uk www.euroquartz.co.uk
PIC16F73的AD结果存储器只有一个?
只有ADRES? 877好像有ADRESL,ADRESH?...
xilanruowu Microchip MCU
求助
I/O模拟I2C,假设P2.1接SDA,那么发送过来的8位数据放在什么地方?是P2IN吗?若是的话,8位数据是同时放在P2IN里吗(最高位在P2.7,最低位在P2.0)?但是,用户手册上说“Each bit in each PxIN re ......
zzbaizhi 微控制器 MCU
漫话锁相环——频率解调电路
340031 340032 340033 此内容由EEWORLD论坛网友gmchen原创,如需转载或用于商业用途需征得作者同意并注明出处 ...
gmchen 模拟电子
新手求助
大家好,本人大二,学习了模电和单片机.这个学期想参加电子设计比赛,初赛题要做一个基于fpga的频率计。我已经基本上了解了fpga的含义,但还是有一些问题想请教: 1.fpga的开发板价位从几十到 ......
philbar FPGA/CPLD
数字基带编码软件
106507 自己写的数字基带编码软件 征集网友验证程序的正确性, 跟帖给出验证的例子与结果 ...
ffddybz 综合技术交流

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2573  2476  405  1492  2850  44  4  42  3  40 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved