电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050GATCA16.896/24.576

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Pericom Semiconductor Corporation (Diodes Incorporated)
官网地址https://www.diodes.com/
下载文档 详细参数 全文预览

PT7V4050GATCA16.896/24.576概述

PLL/Frequency Synthesis Circuit,

PT7V4050GATCA16.896/24.576规格参数

参数名称属性值
厂商名称Pericom Semiconductor Corporation (Diodes Incorporated)
包装说明,
Reach Compliance Codeunknow
Base Number Matches1

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
USB数据采集方面的论文
谁有USB数据采集方面的论文,基于msp430+ch375。相关的即可,在写论文。QQ邮箱:419681844@qq.com,...
peonoeber1 单片机
【是德征文】我所了解的是德示波器
本帖最后由 IC爬虫 于 2017-3-30 21:54 编辑 在大学的时候是德这个牌子的示波器是另外一个名称->安捷伦,对这个名字映像比较深,有一次路过生物专业的实验室,看到他们在搬一台据说好几十万 ......
IC爬虫 测试/测量
下载Intel白皮书 赢精彩好礼
下载Intel《构建至下一代工业自动化的可扩展性》和《Haswell微架构点亮机器视觉》白皮书,就有机会赢取精美一份。本次活动将从参与活动的网友中抽取120名幸运网友。 参与活动 >>下载Inte ......
nmg 嵌入式系统
RF功率测量系统 方案提交
thanksfor ADI...
lyzhangxiang ADI 工业技术
FPGA学习——Verilog简介
1、简介 Verilog HDL是一种硬件描述语言,专门用于设计数字系统,比如网络交换机,微处理器,存储器,甚至简单的触发器。利用Verilog HDL,用户可以在任何层次(Level)上设计任何数字电 ......
YvanEE FPGA/CPLD
来看一下10家芯片大厂涨价节奏,开启新一轮涨价潮
进入2022年,芯片大厂的涨价函仍在更新,涨价仍在继续。 近期突发事件频发,日本地震工厂停工、闪存芯片大厂材料污染,香港疫情、苏州疫情联电、京元电染疫冲击半导体产业链,加重了市场 ......
qwqwqw2088 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2029  2598  680  1159  1580  41  53  14  24  32 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved