电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT70V7399S200BF

产品描述HIGH-SPEED 3.3V 128K x 18 SYNCHRONOUS BANK-SWITCHABLE DUAL-PORT STATIC RAM WITH 3.3V OR 2.5V INTERFACE
文件大小291KB,共22页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 全文预览

IDT70V7399S200BF概述

HIGH-SPEED 3.3V 128K x 18 SYNCHRONOUS BANK-SWITCHABLE DUAL-PORT STATIC RAM WITH 3.3V OR 2.5V INTERFACE

文档预览

下载PDF文档
HIGH-SPEED 3.3V 128K x 18
SYNCHRONOUS
BANK-SWITCHABLE
DUAL-PORT STATIC RAM
WITH 3.3V OR 2.5V INTERFACE
Features:
x
IDT70V7399S
x
x
x
x
x
x
128K x 18 Synchronous Bank-Switchable Dual-ported
SRAM Architecture
64 independent 2K x 18 banks
– 2 megabits of memory on chip
Bank access controlled via bank address pins
High-speed data access
– Commercial: 3.4ns (200MHz)/3.6ns (166MHz)/
4.2ns (133MHz) (max.)
– Industrial: 3.6 (166MHz)/4.2ns (133MHz) (max.)
Selectable Pipelined or Flow-Through output mode
Counter enable and repeat features
Dual chip enables allow for depth expansion without
additional logic
Full synchronous operation on both ports
– 5ns cycle time, 200MHz operation (14Gbps bandwidth)
– Fast 3.4ns clock to data out
– 1.5ns setup to clock and 0.5ns hold on all control, data, and
address inputs @ 200MHz
x
x
x
x
x
x
– Data input, address, byte enable and control registers
– Self-timed write allows fast cycle time
Separate byte controls for multiplexed bus and bus
matching compatibility
LVTTL- compatible, 3.3V (±150mV) power supply
for core
LVTTL compatible, selectable 3.3V (±150mV) or 2.5V
(±100mV) power supply for I/Os and control signals on
each port
Industrial temperature range (-40°C to +85°C) is
available at 166MHz and 133MHz
Available in a 144-pin Thin Quad Flatpack (TQFP),
208-pin fine pitch Ball Grid Array (fpBGA), and 256-pin Ball
Grid Array (BGA)
Supports JTAG features compliant with IEEE 1149.1
– Due to limited pin count, JTAG is not supported on the
144-pin TQFP package.
Functional Block Diagram
PL/FT
L
OPT
L
CLK
L
ADS
L
CNTEN
L
REPEAT
L
R/W
L
CE
0L
CE
1L
UB
L
LB
L
OE
L
PL/FT
R
OPT
R
CLK
R
ADS
R
CNTEN
R
REPEAT
R
R/W
R
CE
0R
CE
1R
UB
R
LB
R
OE
R
CONTROL
LOGIC
MUX
2Kx18
MEMORY
ARRAY
(BANK 0)
MUX
CONTROL
LOGIC
I/O
0L-17L
I/O
CONTROL
MUX
2Kx18
MEMORY
ARRAY
(BANK 1)
MUX
I/O
CONTROL
I/O
0R-17R
A
10L
A
0L
BA
5L
BA
4L
BA
3L
BA
2L
BA
1L
BA
0L
ADDRESS
DECODE
ADDRESS
DECODE
A
10R
A
0R
BA
5R
BA
4R
BA
3R
BA
2R
BA
1R
BA
0R
BANK
DECODE
MUX
2Kx18
MEMORY
ARRAY
(BANK 63)
BANK
DECODE
NOTE:
1. The Bank-Switchable dual-port uses a true SRAM
core instead of the traditional dual-port SRAM core.
As a result, it has unique operating characteristics.
Please refer to the functional description on page 19
for details.
MUX
,
TDI
TDO
JTAG
TMS
TCK
TRST
5630 drw 01
DECEMBER 2002
1
DSC 5630/6
©2002 Integrated Device Technology, Inc.
驱动开发初学者求助
我是个初学者,但适合初学者驱动编程的书比较少。 关于变量的声明,如果一个变量是局部的,是不是只能声明在函数内的最开始,而不能像C一样,可以随处声明,只要在定义之前声明即可。 ......
wangmin80616 嵌入式系统
tlv3501带宽
用tlv3501按照数据手册做了一个过零比较器,理论上有50M带宽,但是测到5MHz的时候就不行了,求大神指导...
zrar 测试/测量
急招高级嵌入式系统开发者 2 个职位
两个项目急招两个职位: 工作内容: 1)参与公司嵌入平台方案和构架,系统设计和开发; 2)从事嵌入式产品的软件需求分析、软件设计与开发; 3)负责需求文档、设计文档、培训文档的编写 ......
sz_work 嵌入式系统
280049LaunchPad仿真器连接不上的问题解决办法
这次拿到的是一块TI官方出的LAUNCHXL-F280049C,板子自带XDS110仿真器,280049属于Piccolo F28004x 系列 使用F280049C需要安装高版本的CCS,因为低版本没有相关硬件库的支持。本人因此安装了C ......
火辣西米秀 DSP 与 ARM 处理器
請問有人可提供 K150 PIC USB 燒錄器程序的原始檔嗎?
不知有哪位大俠能提供 K150 (USB PIC PROGRAMMER)的Source code (Windows AP 及 PIC16F628 Firmware)? K150的硬件主要架構是使用FT232BM(USB轉UART)及PIC16F628 感謝萬分!...
william77 Microchip MCU
无人机常用算法——卡尔曼滤波器(十一)
4.3 雅可比矩阵雅可比(Jacobi)矩阵在各种场合应用很多。雅可比就是输出量与输入量的微分比,表明了输入量的变化(微分)对输出量变化的影响。对于单变量函数 y = f (x) ,雅可比 J (x) = dy d ......
sigma 机器人开发

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 33  1863  784  2926  632  1  38  16  59  13 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved