电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050GACCB35.328/12.352

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Diodes Incorporated
下载文档 详细参数 全文预览

PT7V4050GACCB35.328/12.352概述

PLL/Frequency Synthesis Circuit,

PT7V4050GACCB35.328/12.352规格参数

参数名称属性值
包装说明,
Reach Compliance Codecompliant

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
ASDC报名
报名,需要提交设计文档吗 ...
dvssy MEMS传感器
感谢大家,深圳小花 回来了
感谢大家,深圳小花 回来了 。 大家来到这儿都是为了互帮互助,互相学习的,不是为了治气的。 您能力大,您智商高,您愿意帮助我,我感激不尽。 您对我有意见,请直接以平 ......
深圳小花 聊聊、笑笑、闹闹
【TI首届低功耗设计大赛】智能手表之通话功能实现
本帖最后由 zhanghuichun 于 2014-11-15 19:39 编辑 将之前Sim908的通信底层测试好之后,集成到人机交互界面中。 主要代码如下: void GUI_Phone( void ) { WM_HWIN hEdit; ......
zhanghuichun 微控制器 MCU
做DSP最应该懂得157个问题
做DSP最应该懂得157个问题...
jsznbzas DSP 与 ARM 处理器
LPC1766FBD100
LPC1766FBD100如何实现点阵显示? ...
dagecao NXP MCU
Helper2416-05——S3C2416裸机开发环境
本帖最后由 yuanlai2010 于 2014-7-10 19:22 编辑 S3C2416裸机开发环境 参与Helper2416开发板助学计划心得 S3C2416开发环境: 开发平台:CentOS 6.5(在windows下通过SSH远程登入 ......
yuanlai2010 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1888  2581  1314  1069  2025  39  52  27  22  41 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved