电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

GRM0332C1H9R0CA01

产品描述Temperature coefficient
文件大小89KB,共2页
制造商Murata(村田)
官网地址https://www.murata.com
下载文档 全文预览

GRM0332C1H9R0CA01概述

Temperature coefficient

文档预览

下载PDF文档
GRM0332C1H9R0CA01#
# indicates a package specification code.
< List of part numbers with package codes >
GRM0332C1H9R0CA01D , GRM0332C1H9R0CA01W , GRM0332C1H9R0CA01J
Shape
References
Packaging
Specifications
φ180mm Paper taping
φ330mm Paper taping
φ180mm Paper taping (W8P1*)
* Width : 8mm, Pocket pitch : 1mm
Minimum quantity
15000
50000
30000
L size
W size
T size
External terminal width e
Distance between external terminals g
Size code in inch(mm)
0.6 ±0.03mm
1 piece
0.3 ±0.03mm
φ180mm Reel
0.3 ±0.03mm
0.1 to 0.2mm
0.2mm min.
0201 (0603)
Mass (typ.)
0.33mg
118g
Specifications
Capacitance
Rated voltage
Temperature characteristics (complied standard)
Temperature coefficient
Temperature range of temperature characteristics
Operating temperature range
9.0pF ±0.25pF
50Vdc
CH(JIS)
0±60ppm/℃
20 to 125℃
-55 to 125℃
1 of 2
1.This datasheet is downloaded from the website of Murata Manufacturing Co., Ltd. Therefore, it s specifications are subject to change or our products in it may be discontinued
without advance notice. Please check with our sales representatives or product engineers before ordering.
2.This datasheet has only typical specifications because there is no space for detailed specifications.
Therefore, please review our product specifications or consult the approval sheet for product specifications before ordering.
URL : http://www.murata.com/
Last updated: 2015/12/01
JLink V8用户手册
JLink V8用户手册...
sssls2008 ARM技术
0分帖...
0...
passion07 嵌入式系统
mobile下,导入一个lib,为什么提示打不开这个lib
tinyxmld.lib, 是个xml的解析类,我在链接里面加入这个lib,可编译的时候提示打不开...
lq999jacky 嵌入式系统
JLINK V8
看到大家干劲这么足,DSP那边没有做好,来这边弥补一下。没有跟上大家的进度,做点贡献吧~!我这有JLINK V8的全套资料,自己生产了100个,在STM32和2440上面通过验证,不知道大家对这个有没有兴 ......
superwangyang NXP MCU
SPI 通信程序
我自己用于项目的SPI协议通信程序(CPLD与TI2802通信)...
eeleader FPGA/CPLD
Xilinx FPGA设计优化
异步复位对通用逻辑结构也会产生影响。由于所有的赛灵思FPGA 通用寄存器都具有将复位/ 置位编程为异步或同步的能力,因此设计人员可能认为使用异步复位没什么不妥。但这种假设通常是错误的。如 ......
eeleader FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 254  1050  111  1122  571  18  10  17  24  42 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved