电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050GATFA35.328/12.352

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Pericom Semiconductor Corporation (Diodes Incorporated)
官网地址https://www.diodes.com/
下载文档 详细参数 全文预览

PT7V4050GATFA35.328/12.352概述

PLL/Frequency Synthesis Circuit,

PT7V4050GATFA35.328/12.352规格参数

参数名称属性值
包装说明,
Reach Compliance Codeunknown
ECCN代码EAR99

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
mini2440 仿真问题? 弱弱的问题
各位达人,小弟请教一下? 看这样思路对不对, 多指教,小弟多谢了!! 前些时间收到淘宝发来的mini2440 。近期抽空学习下! 我想先从ucos-ii学起,将光盘里的ucos程序编译下 ......
continue 嵌入式系统
Error[Pe020]: identifier "CALBC1_1MHZ" is undefined
我再make的时候提示了RT的错误,各位大神帮忙看看,是不是因为我缺少了头文件的缘故,我只#include "msp430x14x.h"了这个头文件,如果是缺少了又是缺少了哪一个头文件?...
hamku_chan 微控制器 MCU
求一个430F169与PCF8563的I2C硬件通讯例程
想求一个430硬件I2C与PCF8563的通讯例程,我目前用的是169芯片,始终没有调试出来,试了中断写与查询写,但都有些问题,还望有用过的朋友发一个看看,谢谢了。 在时钟配置的时候,数据经过bcd ......
zh2244ou 微控制器 MCU
IP核互连策略及规范
IP核互连策略及规范...
unbj FPGA/CPLD
STM32耗电问题
1)正常运行于19MHz,电流19mA(包括片上外设GPIOA-E、SPI2、TIM2-5、ADC1),和理论值0.5mA/Hz有很大差距。 2)0.5mA/Hz是不是只是指内核耗电情况?不包括片上外设? 3)进入Stop模 ......
gtongy stm32/stm8
IARReadonlydata的疑问
stm32用IAR5.4的环境,我是新手,请教一下各位大侠,我程序中很多字符串,发现编译器将字符串都放在Readonly data Memory 中,我想请教的是Readonly data Memory究竟是占RAM区还是FLASH区 ......
afg stm32/stm8

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1823  1344  1488  1623  273  37  28  30  33  6 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved