电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

SN54LS642J

产品描述LS SERIES, 8-BIT TRANSCEIVER, TRUE OUTPUT, PDIP20
产品类别逻辑    逻辑   
文件大小50KB,共3页
制造商Motorola ( NXP )
官网地址https://www.nxp.com
下载文档 详细参数 全文预览

SN54LS642J概述

LS SERIES, 8-BIT TRANSCEIVER, TRUE OUTPUT, PDIP20

SN54LS642J规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称Motorola ( NXP )
零件包装代码DIP
包装说明DIP, DIP20,.3
针数20
Reach Compliance Codeunknow
其他特性WITH COMMON OUTPUT ENABLE AND DIRECTION CONTROL
控制类型COMMON CONTROL
计数方向BIDIRECTIONAL
系列LS
JESD-30 代码R-CDIP-T20
JESD-609代码e0
长度24.515 mm
负载电容(CL)45 pF
逻辑集成电路类型BUS TRANSCEIVER
最大I(ol)0.012 A
位数8
功能数量1
端口数量2
端子数量20
最高工作温度125 °C
最低工作温度-55 °C
输出特性OPEN-COLLECTOR
输出极性INVERTED
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码DIP
封装等效代码DIP20,.3
封装形状RECTANGULAR
封装形式IN-LINE
峰值回流温度(摄氏度)NOT SPECIFIED
电源5 V
最大电源电流(ICC)90 mA
Prop。Delay @ Nom-Su25 ns
传播延迟(tpd)25 ns
认证状态Not Qualified
座面最大高度5.08 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装NO
技术TTL
温度等级MILITARY
端子面层Tin/Lead (Sn/Pb)
端子形式THROUGH-HOLE
端子节距2.54 mm
端子位置DUAL
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度7.62 mm

文档预览

下载PDF文档
OCTAL BUS TRANSCEIVERS
These octal bus transceivers are designed for asynchronous two-way
communication between data buses. Control function implementation
minimizes external timing requirements. These circuits allow data transmis-
sion from the A bus to B or from the B bus to A bus depending upon the logic
level of the direction control (DIR) input. Enable input (G) can disable the
device so that the buses are effectively isolated.
DEVICE
LS640
LS641
LS642
LS645
OUTPUT
3-State
Open-Collector
Open-Collector
3-State
LOGIC
Inverting
True
Inverting
True
SN54/74LS640
SN54/74LS641
SN54/74LS642
SN54/74LS645
OCTAL BUS TRANSCEIVERS
LOW POWER SCHOTTKY
FUNCTION TABLE
CONTROL
INPUTS
G
L
L
H
DIR
L
H
X
LS640
LS642
B data to A bus
A data to B bus
Isolation
OPERATION
LS641
LS645
B data to A bus
A data to B bus
Isolation
20
1
J SUFFIX
CERAMIC
CASE 732-03
20
1
N SUFFIX
PLASTIC
CASE 738-03
H = HIGH Level, L = LOW Level, X = Irrelevant
20
1
DW SUFFIX
SOIC
CASE 751D-03
ORDERING INFORMATION
SN54LSXXXJ
Ceramic
SN74LSXXXN Plastic
SN74LSXXXDW SOIC
CONNECTION DIAGRAMS DIP
(TOP VIEW)
ENABLE
B1
VCC G
20 19 18
B2
17
B3
16
B4
15
B5
14
B6
13
B7
12
B8
11
ENABLE
B1
VCC G
20 19 18
B2
17
B3
16
B4
15
B5
14
B6
13
B7
12
B8
11
1
DIR
2
A1
3
A2
4
A3
5
A4
6
A5
7
A6
8
A7
9
A8
10
GND
1
DIR
2
A1
3
A2
4
A3
5
A4
6
A5
7
A6
8
A7
9
A8
10
GND
SN54 / 74LS640
SN54 / 74LS642
SN54 / 74LS641
SN54 / 74LS645
FAST AND LS TTL DATA
5-1

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 313  215  2105  2576  1087  2  51  28  24  34 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved