电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74LVC1G07-Q100

产品描述LVC/LCX/Z SERIES, 1-INPUT NON-INVERT GATE, PDSO5
产品类别半导体    逻辑   
文件大小103KB,共13页
制造商NXP(恩智浦)
官网地址https://www.nxp.com
下载文档 详细参数 选型对比 全文预览

74LVC1G07-Q100概述

LVC/LCX/Z SERIES, 1-INPUT NON-INVERT GATE, PDSO5

LVC/LCX/Z 系列, 1输入 同相门, PDSO5

74LVC1G07-Q100规格参数

参数名称属性值
功能数量1
端子数量5
最小工作温度-40 Cel
最大工作温度125 Cel
额定供电电压3.3
最小供电/工作电压1.65 V
最大供电/工作电压5.5 V
加工封装描述PLASTIC, SC-74A, SOT-753, 5 PIN
状态Active
逻辑IC类型BUFFER
系列LVC/LCX/Z
jesd_30_codeR-PDSO-G5
输入数1
输出特性OPEN-DRAIN
包装材料PLASTIC/EPOXY
ckage_codeTSSOP
包装形状RECTANGULAR
包装尺寸SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
传播延迟TPD8.4 ns
screening_levelAEC-Q100
seated_height_max1.1 mm
表面贴装YES
工艺CMOS
温度等级AUTOMOTIVE
端子形式GULL WING
端子间距0.9500 mm
端子位置DUAL
length2.9 mm
width1.5 mm

文档预览

下载PDF文档
74LVC1G07-Q100
Buffer with open-drain output
Rev. 1 — 23 May 2013
Product data sheet
1. General description
The 74LVC1G07-Q100 provides the non-inverting buffer.
The output of this device is an open drain and can be connected to other open-drain
outputs to implement active-LOW wired-OR or active-HIGH wired-AND functions.
Inputs can be driven from either 3.3 V or 5 V devices. This feature allows the use of this
device in a mixed 3.3 V and 5 V environment.
Schmitt-trigger action at all inputs makes the circuit tolerant for slower input rise and fall
time.
This device is fully specified for partial power-down applications using I
OFF
. The I
OFF
circuitry disables the output, preventing the damaging backflow current through the device
when it is powered down.
This product has been qualified to the Automotive Electronics Council (AEC) standard
Q100 (Grade 1) and is suitable for use in automotive applications.
2. Features and benefits
Automotive product qualification in accordance with AEC-Q100 (Grade 1)
Specified from
40 C
to +85
C
and from
40 C
to +125
C
Wide supply voltage range from 1.65 V to 5.5 V
5 V tolerant input/output for interfacing with 5 V logic
High noise immunity
Complies with JEDEC standard:
JESD8-7 (1.65 V to 1.95 V)
JESD8-5 (2.3 V to 2.7 V)
JESD8-B/JESD36 (2.7 V to 3.6 V)
ESD protection:
MIL-STD-883, method 3015 exceeds 2000 V
HBM JESD22-A114F exceeds 2000 V
MM JESD22-A115-A exceeds 200 V (C = 200 pF, R = 0
)
24
mA output drive (V
CC
= 3.0 V)
CMOS low power consumption
Latch-up performance exceeds 250 mA
Direct interface with TTL levels
Inputs accept voltages up to 5 V
Multiple package options

74LVC1G07-Q100相似产品对比

74LVC1G07-Q100 74LVC1G07GV-Q100 74LVC1G07GW-Q100
描述 LVC/LCX/Z SERIES, 1-INPUT NON-INVERT GATE, PDSO5 LVC/LCX/Z SERIES, 1-INPUT NON-INVERT GATE, PDSO5 LVC/LCX/Z SERIES, 1-INPUT NON-INVERT GATE, PDSO5
功能数量 1 1 1
端子数量 5 5 5
系列 LVC/LCX/Z LVC/LCX/Z LVC/LCX/Z
输出特性 OPEN-DRAIN OPEN-DRAIN OPEN-DRAIN
表面贴装 YES YES YES
温度等级 AUTOMOTIVE AUTOMOTIVE AUTOMOTIVE
端子形式 GULL WING GULL WING GULL WING
端子位置 DUAL DUAL DUAL
厂商名称 - NXP(恩智浦) NXP(恩智浦)
零件包装代码 - SC-74A TSSOT
包装说明 - TSSOP, TSSOP,
针数 - 5 5
Reach Compliance Code - unknow unknow
JESD-30 代码 - R-PDSO-G5 R-PDSO-G5
长度 - 2.9 mm 2.05 mm
逻辑集成电路类型 - BUFFER BUFFER
输入次数 - 1 1
最高工作温度 - 125 °C 125 °C
最低工作温度 - -40 °C -40 °C
封装主体材料 - PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 - TSSOP TSSOP
封装形状 - RECTANGULAR RECTANGULAR
封装形式 - SMALL OUTLINE, THIN PROFILE, SHRINK PITCH SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
传播延迟(tpd) - 8.4 ns 8.4 ns
筛选级别 - AEC-Q100 AEC-Q100
座面最大高度 - 1.1 mm 1.1 mm
最大供电电压 (Vsup) - 5.5 V 5.5 V
最小供电电压 (Vsup) - 1.65 V 1.65 V
标称供电电压 (Vsup) - 3.3 V 3.3 V
技术 - CMOS CMOS
端子节距 - 0.95 mm 0.65 mm
宽度 - 1.5 mm 1.25 mm

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 166  2491  2132  2117  2859  6  27  5  50  34 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved