电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050GBCCB20.480/12.288

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Pericom Semiconductor Corporation (Diodes Incorporated)
官网地址https://www.diodes.com/
下载文档 详细参数 全文预览

PT7V4050GBCCB20.480/12.288概述

PLL/Frequency Synthesis Circuit,

PT7V4050GBCCB20.480/12.288规格参数

参数名称属性值
包装说明,
Reach Compliance Codeunknown
ECCN代码EAR99

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
LM3S9B92做电子书
本人菜鸟一枚 期末作业做电子书 求各位大神指导,读取SD卡...
活星撞地球 微控制器 MCU
如何根据LCD时序图来写单片机底层驱动
一般来说,LCD 模块的控制都是通过 MCU 对 LCD 模块的内部寄存器、显存进行操作来最终完成的;在此我们设计了三个基本的时序控制程序,分别是: · 写寄存器函数(LCD_RegWrite) · 数据写 ......
吴鉴鹰. 单片机
FPGA边缘检测谁有没有有经验的朋友啊?求助
毕业论文做边沿检测,现在遇到不少问题,想请教一下! ...
HAORUIMIN FPGA/CPLD
ADS如何生成静态库.a
请问用ADS1.2如何生成静态库 (.a文件)导出函数的格式设置是什么, 如何调用生成的.a文件中的函数呢? 初学ADS,没有找到相关资料,请详细一点,谢谢。...
suo618 嵌入式系统
【深度评测STM32 Nucleo】+ 开发经验和阶段总结
本帖最后由 fyaocn 于 2014-12-15 12:25 编辑 因为有其他工作,所以测试断断续续,所以中间的发帖也很简单,就是一个展示。不过在这个过程中还是收获很大的,给分享一下,并请指出不正确的地 ......
fyaocn stm32/stm8
SinA332.0开发板怎样从VGA输出改到LCD输出
全志A33处理器 支持安卓4.4和6.0版本 因为系统源码中的默认配置是VGA 1280*720分辨率输出,所以LCD不能全屏显示 配置成LCD显示:先进入相应目录 cd vendor/softwinner/tools/pack/chips ......
babyking 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1591  1782  206  1566  1488  33  36  5  32  30 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved