电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PRTR5V0U4D

产品描述UNIDIRECTIONAL, SILICON, TVS DIODE
产品类别分立半导体    二极管   
文件大小39KB,共7页
制造商NXP(恩智浦)
官网地址https://www.nxp.com
标准
下载文档 详细参数 全文预览

PRTR5V0U4D概述

UNIDIRECTIONAL, SILICON, TVS DIODE

单向, 硅, 瞬态抑制二极管

PRTR5V0U4D规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称NXP(恩智浦)
零件包装代码SC-74
包装说明ROHS COMPLIANT, PLASTIC, SC-74, TSOP-6
针数6
Reach Compliance Codecompliant
ECCN代码EAR99
最大击穿电压9 V
最小击穿电压6 V
击穿电压标称值7.5 V
配置SINGLE
二极管元件材料SILICON
二极管类型TRANS VOLTAGE SUPPRESSOR DIODE
JESD-30 代码R-PDSO-G6
JESD-609代码e3
湿度敏感等级1
元件数量1
端子数量6
封装主体材料PLASTIC/EPOXY
封装形状RECTANGULAR
封装形式SMALL OUTLINE
峰值回流温度(摄氏度)NOT SPECIFIED
极性UNIDIRECTIONAL
认证状态Not Qualified
表面贴装YES
技术AVALANCHE
端子面层Tin (Sn)
端子形式GULL WING
端子位置DUAL
处于峰值回流温度下的最长时间NOT SPECIFIED

文档预览

下载PDF文档
PRTR5V0U4D
Integrated quad ultra-low capacitance ESD protection
Rev. 01 — 11 January 2008
Product data sheet
1. Product profile
1.1 General description
The PRTR5V0U4D is designed to protect Input/Output (I/O) ports that are sensitive
concerning capacitive load, such as USB 2.0, Ethernet, DVI, etc. from destruction by
ElectroStatic Discharges (ESD). It provides protection to downstream signal and supply
components from ESD voltages as high as
±8
kV (contact discharge).
The PRTR5V0U4D incorporates four pairs of ultra-low capacitance rail-to-rail diodes plus
an additional Zener diode. The rail-to-rail diodes are connected to the Zener diode which
allows ESD protection to be independent of the availability of a supply voltage.
The PRTR5V0U4D is fabricated using monolithic silicon technology integrating four
ultra-low capacitance rail-to-rail ESD protection diodes in a miniature 6-lead SOT457
package.
1.2 Features
I
I
I
I
I
Pb-free and RoHS compliant, dark green
ESD protection compliant to IEC 61000-4-2 level 4,
±8
kV contact discharge
Low voltage clamping due to integrated Zener diode
Four ultra-low input capacitance (1 pF typical) rail-to-rail ESD protection diodes
Small 6-lead SOT457 package
1.3 Applications
I
General-purpose downstream ESD protection of high frequency analog signals and
high-speed serial data transmission for ports inside:
N
Cellular and Personal Communication Service (PCS) mobile handsets
N
USB 2.0 and IEEE 1394 ports in PC and notebook
N
Digital Video Interface (DVI) and High Definition Multimedia Interface (HDMI)
interfaces
N
Cordless telephones
N
Wireless data systems: Wide Area Network (WAN) and Local Area Network (LAN)
N
Personal Digital Assistants (PDAs)
PCB大电流时,应该怎么做
1、电路中,使用多个功率管,让其功率达到3000W,但是达到3000W之后,电流就会达到100A,在PCB板上怎么解决这个大电流100A的问题呢??有没有大神知道,还烦请告诉一下 2、功率这么大,发热 ......
落尘逐风 PCB设计
如何读懂编译器生成的汇编文件
本帖最后由 dontium 于 2015-1-23 13:40 编辑 想看看编译器到底对程序做了哪些优化,好让自己更好地去改进程序的性能,可是编译器生成的汇编文件里面很多符号和语句确看不懂什么意思。请问该怎 ......
anchen_1984 模拟与混合信号
【转帖】一个老电子工程师的一些建议
我当电子工程师也是十余年了,不算有出息,环顾四周,也没有看见几个有出息的!回顾工程师生涯,感慨万千,愿意讲几句掏心窝子的话,也算给我们师弟师妹们提个醒,希望他们比我们强!   好 ......
tecfighter 工作这点儿事
LPC1500体验+1.把图搞对之丝印勘误
官网的丝印勘误,是不是有让你走弯路的地方...
白丁 NXP MCU
CC2530的Z-STACK Fatal Error[e72]错误的解决办法
在IAR 8.1中,基于CC2530F256芯片对Z-STACK进行builder,如果对IAR环境设置不当会出现:Fatal Error: Segment ZIGNV_ADDRESS_SPACE must be defined in a segment definition option (-Z, -b or ......
Jacktang 无线连接
【工程源码】使PLL内部时钟通过专用引脚输出
本文和设计代码由FPGA爱好者小梅哥编写,未经作者许可,本文仅允许网络论坛复制转载,且转载时请标明原作者。 在设计中,经常遇到需要将PLL的输出时钟通过FPGA的管脚输出到外部供外部器件 ......
小梅哥 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 596  1530  2314  496  1047  12  31  47  10  22 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved