电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

54112-408-68-0800

产品描述Board Stacking Connector, 68 Contact(s), 2 Row(s), Male, Straight, 0.1 inch Pitch, Solder Terminal, Locking, Black Insulator, Receptacle,
产品类别连接器    连接器   
文件大小67KB,共1页
制造商Amphenol(安费诺)
官网地址http://www.amphenol.com/
下载文档 详细参数 全文预览

54112-408-68-0800概述

Board Stacking Connector, 68 Contact(s), 2 Row(s), Male, Straight, 0.1 inch Pitch, Solder Terminal, Locking, Black Insulator, Receptacle,

54112-408-68-0800规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称Amphenol(安费诺)
Reach Compliance Codecompliant
其他特性PLASTIC PACKGING
主体宽度0.19 inch
主体深度0.315 inch
主体长度3.4 inch
主体/外壳类型RECEPTACLE
连接器类型BOARD STACKING CONNECTOR
联系完成配合TIN LEAD OVER NICKEL (50)
联系完成终止Tin/Lead (Sn/Pb) - with Nickel (Ni) barrier
触点性别MALE
触点材料PHOSPHOR BRONZE
触点模式RECTANGULAR
触点样式SQ PIN-SKT
绝缘电阻5000000000 Ω
绝缘体颜色BLACK
绝缘体材料THERMOPLASTIC
JESD-609代码e0
制造商序列号54112
插接触点节距0.1 inch
匹配触点行间距0.1 inch
安装选项1LOCKING
安装方式STRAIGHT
安装类型BOARD
连接器数ONE
PCB行数2
装载的行数2
最高工作温度125 °C
最低工作温度-65 °C
PCB接触模式RECTANGULAR
PCB触点行间距2.54 mm
电镀厚度79u inch
额定电流(信号)3 A
参考标准UL, CSA
可靠性COMMERCIAL
端子长度0.095 inch
端子节距2.54 mm
端接类型SOLDER
触点总数68
初步了解SensorTile 开发第一步
其实很早就收到了套件,但由于中途有点事情,一直没有动手,希望现在开始还来得及。 对于开发套件的上手指南前面有很多人说过了,从中我也学到了不少,下面讲讲我开发的过程。与其他人不同,我喜欢先弄清楚板子的基本原理再开始动手,于是我首先根据开发套件上的提示进入了sensortile套件的官方网站[url]www.st.com/sensortile[/url],它会跳转到对sensortile进行详细介绍的...
youki12345 ST传感器与低功耗无线技术论坛
急問!!關於利用TAPI與UNIMODEM下AT_CMD
請教各位高手!!小弟想利用TAPI下AT_CMD,例如"AT+COPS?"小弟的流程為lineInitializeEx,lineNegotiateAPIVersion,lineGetDevCaps,lineOpenlineNegotiateExtVersion,到這裡後,我不知道要調用哪個FUNCTION小弟猜測應該是lineDevSpecific可是不知道我的AT_CMD應該下在lineDevS...
cln911 嵌入式系统
at88scxxxi芯片的读写
大家好,我在做一个at88xx的加密芯片,使用标准的linux I2C怎么也读不正确。。。测试MTZ。。可以写读不出来 buf[0] = 0x00; buf[1] = 0x0A; buf[2] = 2; _data.msgs[0].addr = 0xB61; _data.msgs[0].flags = 0; _data.msgs[0].buf = buf; _data.msgs[0].len = ...
aimybbe Linux与安卓
cc2541的RF_N和RF_P脚怎么去接陶瓷天线啊
查了陶瓷天线的datasheet。但是RF_N和RF_P怎么接到陶瓷天线呢。balun出来再接吗。有没有简洁一点的。...
osiris00 无线连接
梦想中的医疗新产品
如果可以实现的话,你希望你的手机上有什么新的功能呢?大家发挥想象飙一飙我先来,我希望我的手机可以帮我分析什么地方需要增加肌肉了,:lol...
flander_cx 医疗电子
CPLD 语言的时延靠FSM实现?
请教,mainsysterm控制memory controler的时序,在CPLD中是否可以内部综合实现。memory controler只是连接外部SRAM的输入输出口,时序还是需要mainsysterm来控制。但对于外围DSP来说,是否可以不提供读写SRAM时序来获得SRAM数据,因为这样会占用DSP任务(开定时器来提供不同阶段的时序),我想这样处理,DSP访问FPGA就像访问寄存器一样(靠F...
lvben5d FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 653  1010  1087  1103  1634 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved