电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

S-1200B46-A6T1S

产品描述Fixed Positive LDO Regulator, 4.6V, 0.19V Dropout, CMOS, PDSO6, HALOGEN FREE AND LEAD FREE, HSNT-6
产品类别电源/电源管理    电源电路   
文件大小427KB,共36页
制造商ABLIC
标准
下载文档 详细参数 全文预览

S-1200B46-A6T1S在线购买

供应商 器件名称 价格 最低购买 库存  
S-1200B46-A6T1S - - 点击查看 点击购买

S-1200B46-A6T1S概述

Fixed Positive LDO Regulator, 4.6V, 0.19V Dropout, CMOS, PDSO6, HALOGEN FREE AND LEAD FREE, HSNT-6

S-1200B46-A6T1S规格参数

参数名称属性值
是否无铅含铅
是否Rohs认证符合
厂商名称ABLIC
零件包装代码SOIC
包装说明HALOGEN FREE AND LEAD FREE, HSNT-6
针数6
Reach Compliance Codecompli
ECCN代码EAR99
最大回动电压 10.19 V
最大输入电压10 V
最小输入电压2 V
JESD-30 代码R-PDSO-F6
长度2.17 mm
功能数量1
端子数量6
最大输出电压 14.646 V
最小输出电压 14.554 V
标称输出电压 14.6 V
封装主体材料PLASTIC/EPOXY
封装代码HVSSOF
封装形状RECTANGULAR
封装形式SMALL OUTLINE, HEAT SINK/SLUG, VERY THIN PROFILE, SHRINK PITCH
峰值回流温度(摄氏度)NOT SPECIFIED
认证状态Not Qualified
调节器类型FIXED POSITIVE SINGLE OUTPUT LDO REGULATOR
座面最大高度0.5 mm
表面贴装YES
技术CMOS
端子形式FLAT
端子节距0.5 mm
端子位置DUAL
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度1.78 mm
Base Number Matches1

文档预览

下载PDF文档
S-1200 Series
www.sii-ic.com
© Seiko Instruments Inc., 2003-2010
HIGH RIPPLE-REJECTION LOW DROPOUT LOW INPUT-AND-OUTPUT
CAPACITANCE CMOS VOLTAGE REGULATOR
Rev.5.0
_00
The S-1200 Series is a positive voltage regulator with a low dropout voltage, high output voltage accuracy
developed based on CMOS technology.
A 0.1
μF
small ceramic capacitor can be used. It operates with low current consumption of 18
μA
typ.
A built-in Output current protector prevents the load current from exceeding the current capacitance of the
output transistor.
Compared with the voltage regulators using the conventional CMOS process, small ceramic capacitors are also
available. Furthermore a small HSNT-6A packages realize high-density mounting.
Features
1.5 V to 5.5 V, selectable in 0.1 V steps.
Output voltage:
Low ESR capacitor can be used: A ceramic capacitor of 0.1
μF
or more can be used for the output
capacitor.
2.0 V to 10.0 V
Wide input voltage range:
High-accuracy output voltage:
±1.0%
Low dropout voltage:
140 mV typ. (3.0 V output product, I
OUT
=
100 mA)
Low current consumption:
During operation: 18
μA
typ., 40
μA
max.
During shutdown: 0.01
μA
typ., 1.0
μA
max.
Output current:
150 mA output is possible (@ V
IN
V
OUT(S)
+
1.0 V)
*1
High ripple rejection:
70 dB typ. (@ 1.0 kHz, 1.5 V
V
OUT
3.0 V)
65 dB typ. (@ 1.0 kHz, 3.1 V
V
OUT
5.5 V)
Overcurrent of output transistor can be restricted.
Built-in overcurrent protector:
Ensures long battery life.
Built-in ON/OFF circuit:
*2
Lead-free, Sn 100%, halogen-free
*1.
Attention should be paid to the power dissipation of the package when the output current is large.
*2.
Refer to “
Product Name Structure”
for details.
Applications
Power supply for battery-powered devices
Power supply for personal communication devices
Power supply for home electric/electronic appliances
Power supply for cellular phones
Packages
SNT-6A(H)
SOT-23-5
HSNT-6A
Seiko Instruments Inc.
1
关于Hercules的LaunchPad的设想(给点意见啊)
不管TI是否有这样的想法,我们EEWORLD是否可以组织设计并生产一批TMS570LS0432的最小板。 因为对于我们来说,评估板上的一些器件并不是必要的。:pleased: 我来讲下我的想法, 首先最小板是方 ......
Sur 微控制器 MCU
单片机加USB-HOST芯片与WM手机通信的问题
如题...
zhushuping 嵌入式系统
求助:基于单片机的一种过压指示电路质料
谁有关于基于单片机的一种过压指示电路方面的质料。 谢谢! 我的邮箱是shidengjian0009@126.com...
shidj 单片机
驱动FPGA的外设的程序
那里能找到驱动FPGA外设的程序呀...
wanglinacoolmm FPGA/CPLD
同一BANK中差分IO与单端IO靠太近的问题求助(EP4CE115)
同一BANK中差分IO与单端IO靠太近的问题求助(EP4CE115) 手头有一个EP4CE115的板子在调试时遇到"同一BANK中差分IO与单端IO靠太近"的问题, 编译过不去,向你们请教下有没有什么方法可以解 ......
ttgoer FPGA/CPLD
瀑布模型
瀑布模型(Waterfall Model) 是一个项目开发架构,开发过程是通过设计一系列阶段顺序展开的,从系统需求分析开始直到产品发布和维护,每个阶段都会产生循环反馈,因此,如果有信息未被覆盖或者 ......
白丁 编程基础

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 377  1996  762  13  302  17  23  7  45  43 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved