电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT72V215L15TF

产品描述4K X 18 OTHER FIFO, 10 ns, PQFP64
产品类别存储   
文件大小218KB,共25页
制造商IDT(艾迪悌)
官网地址http://www.idt.com/
下载文档 详细参数 全文预览

IDT72V215L15TF概述

4K X 18 OTHER FIFO, 10 ns, PQFP64

IDT72V215L15TF规格参数

参数名称属性值
功能数量1
端子数量64
最大工作温度70 Cel
最小工作温度0.0 Cel
最大供电/工作电压3.6 V
最小供电/工作电压3 V
额定供电电压3.3 V
最大存取时间10 ns
加工封装描述塑料, TQFP-64
状态ACTIVE
工艺CMOS
包装形状SQUARE
包装尺寸FLATPACK, 低 PROFILE
表面贴装Yes
端子形式GULL WING
端子间距0.8000 mm
端子涂层锡 铅
端子位置
包装材料塑料/环氧树脂
温度等级COMMERCIAL
内存宽度18
组织4K × 18
存储密度73728 deg
操作模式同步
位数4096 words
位数4K
周期15 ns
输出使能Yes
内存IC类型其他先进先出

文档预览

下载PDF文档
3.3 VOLT CMOS SyncFIFO
TM
256 x 18, 512 x 18, 1,024 x 18,
2,048 x 18, and 4,096 x 18
IDT72V205, IDT72V215,
IDT72V225, IDT72V235,
IDT72V245
FEATURES:
DESCRIPTION:
The IDT72V205/72V215/72V225/72V235/72V245 are functionally com-
patible versions of the IDT72205LB/72215LB/72225LB/72235LB/72245LB,
designed to run off a 3.3V supply for exceptionally low power consumption.
These devices are very high-speed, low-power First-In, First-Out (FIFO)
memories with clocked read and write controls. These FIFOs are applicable
for a wide variety of data buffering needs, such as optical disk controllers, Local
Area Networks (LANs), and interprocessor communication.
These FIFOs have 18-bit input and output ports. The input port is controlled
by a free-running clock (WCLK), and an input enable pin (WEN). Data is read
into the synchronous FIFO on every clock when
WEN
is asserted. The output
port is controlled by another clock pin (RCLK) and another enable pin (REN).
The Read Clock(RCLK) can be tied to the Write Clock for single clock operation
or the two clocks can run asynchronous of one another for dual-clock operation.
An Output Enable pin (OE) is provided on the read port for three-state control
of the output.
The synchronous FIFOs have two fixed flags, Empty Flag/Output Ready
(EF/OR) and Full Flag/Input Ready (FF/IR), and two programmable flags,
Almost-Empty (PAE) and Almost-Full (PAF). The offset loading of the program-
256 x 18-bit organization array (IDT72V205)
512 x 18-bit organization array (IDT72V215)
1,024 x 18-bit organization array (IDT72V225)
2,048 x 18-bit organization array (IDT72V235)
4,096 x 18-bit organization array (IDT72V245)
10 ns read/write cycle time
5V input tolerant
IDT Standard or First Word Fall Through timing
Single or double register-buffered Empty and Full flags
Easily expandable in depth and width
Asynchronous or coincident Read and Write Clocks
Asynchronous or synchronous programmable Almost-Empty
and Almost-Full flags with default settings
Half-Full flag capability
Output enable puts output data bus in high-impedanc state
High-performance submicron CMOS technology
Available in a 64-lead thin quad flatpack (TQFP/STQFP)
°
°
Industrial temperature range (–40°C to +85°C) is available
FUNCTIONAL BLOCK DIAGRAM
WEN
WCLK
D0-D17
LD
INPUT REGISTER
OFFSET REGISTER
FF/IR
PAF
EF/OR
PAE
HF/(WXO)
WRITE CONTROL
LOGIC
FLAG
LOGIC
RAM ARRAY
256 x 18, 512 x 18
1,024 x 18, 2,048 x 18
4,096 x 18
WRITE POINTER
FL
WXI
(HF)/WXO
RXI
RXO
RS
READ POINTER
READ CONTROL
LOGIC
EXPANSION LOGIC
OUTPUT REGISTER
RESET LOGIC
OE
Q0-Q17
RCLK
REN
4294 drw 01
IDT and the IDT logo are registered trademarks of Integrated Device Technology, Inc. SyncFIFO is a trademark of Integrated Device Technology, Inc.
COMMERCIAL AND INDUSTRIAL TEMPERATURE RANGES
1
©2002
Integrated Device Technology, Inc. All rights reserved. Product specifications subject to change without notice.
FEBRUARY 2002
DSC-4294/3
【米尔MYB-YT507开发板试用体验】tkinterLable学习
原来用的PyQt Pyside2比较多,这里跟大家一起学习一下Tkinter的界面Python GUI之tkinter窗口视窗教程大集合(看这篇就够了) - 洪卫 - 博客园 (cnblogs.com)。 1、打开vscode新建.py文件 ......
lugl4313820 国产芯片交流
【基于人脸识别的自动打卡健走计时系统】节点通信——LoRa技术
之前提及的LoRa调试过程分享,一直由于工作出差耽误,没来得及写帖子分享一下,今天它终于来啦~~~~ 调试任务 采用nRF52832(蓝牙SoC)作为主控,通过SPI驱动Semtech公司的SX1262 ......
alanlan86 DigiKey得捷技术专区
谁用DMA连续接收过串口数据.急急急....
DMA串口接受不能连续接.一次之后.清标志位.重配置都不行.我连RCC.NVIC都重配置了.这样几乎和第一次一样了...就是不能再次收...大家帮帮忙吧.麻烦大家了上片段:while(1) { LCD_ShowString(30,50 ......
astwyg stm32/stm8
RGB接口LCD调试问题
最近一直在调一块RGB接口的LCD(用S3C2410),初始化始终没有成功,不知论坛里是否有哪位大侠曾调试过,现想问一问题。我的屏是先要通过 spi初始化,然后方能使用rgb接口来点屏的,在使用spi时 ......
yuzhxing 嵌入式系统
推荐两个模拟滤波器的软件
不知道大家有没有自己设计过模拟滤波器,我毕设做的这个,本来想做个实物,但是频率太高最终还是只看了些理论的。 这个过程中,找了好多软件,不停的尝试。 发现filter solution挺好,只要输 ......
燕子宝贝 模拟电子
关于Ps平均裁剪图片的疑惑
版本CS3.把一个大的BMP图片,水平,垂直平均分成若干份。再把每部分单独保存为BMP。对于一个专业做图软件来说,应该不是什么难事吧。但我发现,虽然可以通过切片实现平均划分。但保存时,不能存 ......
ienglgge 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2198  1790  2146  2313  461  39  32  50  40  24 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved