电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

MK10N256VMF72

产品描述K10 Sub-Family Data Sheet
文件大小839KB,共60页
制造商FREESCALE (NXP)
下载文档 全文预览

MK10N256VMF72概述

K10 Sub-Family Data Sheet

文档预览

下载PDF文档
Freescale Semiconductor
Data Sheet: Product Preview
Document Number: K10P81M100SF2
Rev. 1, 11/2010
K10 Sub-Family Data Sheet
Features
• Operating Characteristics
– Voltage range: 1.71 to 3.6 V
– Flash write voltage range: 1.71 to 3.6 V
– Temperature range (ambient): -40 to 105°C
K10P81M100SF2
Supports the following:
MK10N512VLK100, MK10N512VMB100
• Human-machine interface
– Low-power hardware touch sensor interface (TSI)
– General-purpose input/output
• Analog modules
– 16-bit SAR ADC with PGA (x64)
– 12-bit DAC
– Analog comparator (CMP) containing a 6-bit DAC
and programmable reference input
– Voltage reference
• Timers
– Programmable delay block
– Eight-channel motor control/general purpose/PWM
timers
– Two-channel quadrature decoder/general purpose
timers
– Periodic interrupt timers
– 16-bit low-power timer
– Carrier modulator transmitter
– Real-time clock
• Communication interfaces
– Controller Area Network (CAN) module
– SPI modules
– I2C modules
– UART modules
– Secure Digital host controller (SDHC)
– I2S
• Performance
– Up to 100 MHz ARM Cortex-M4 core with DSP
instructions delivering 1.25 Dhrystone MIPS per
MHz
• Memories and memory interfaces
– Up to 512 KB program flash memory on non-
FlexMemory devices
– Up to 128 KB RAM
– Serial programming interface (EzPort)
– FlexBus external bus interface
• Clocks
– 1 to 32 MHz crystal oscillator
– 32 kHz crystal oscillator
– Multi-purpose clock generator
• System peripherals
– 10 low-power modes to provide power optimization
based on application requirements
– Memory protection unit with multi-master
protection
– 16-channel DMA controller, supporting up to 64
request sources
– External watchdog monitor
– Software watchdog
– Low-leakage wakeup unit
• Security and integrity modules
– Hardware CRC module to support fast cyclic
redundancy checks
– Hardware random-number generator
– 128-bit unique identification (ID) number per chip
This document contains information on a product under development. Freescale
reserves the right to change or discontinue this product without notice.
© 2010–2010 Freescale Semiconductor, Inc.
Preliminary
Pr
el
im
in
ar
y
麻烦帮我看看这个输入5V电路设计
输入5V后这个电路就是做滤波的作用就没了吗...
去去去凄凄切切 模拟电子
在LCD上显示问题
我通过串口发送数据在LCD上显示,但是显示只是最后一个字母,比如说我发送asd,LCD上只显示字母d,发多长都是一样,请问是我下面的函数出错了吗?while (1) { unsigned char c; c = getchar();s ......
allen.jiang stm32/stm8
EDA实验与实践 uart_test
module uart_test(clock,key,rdata,wen,sdata,seg,dig); input clock; //系统时钟(48MHz) input key; //按键输入(KEY1~KEY3) inputr ......
白丁 FPGA/CPLD
今天上午10点直播【安世新一代高效的氮化镓(GaN)电源设计方案】
电源转换效率是推动电力电子发展的重要因素,既是行业的关键性挑战,也是创新驱动力。氮化镓场效应晶体管具备极低的开关品质因数和非常快速的开关转换,实现高开关频率时的低损耗和高效率功率转 ......
EEWORLD社区 电源技术
Qorvo五周年丨分享您的故事
2015年,设计和制造高性能射频解决方案的全球领导者RF Micro Devices, Inc. 与 TriQuint Semiconductor, Inc 成功完成对等合并,并成立了一家全新的公司 Qorvo。 Qorvo 总裁兼首席 ......
eric_wang 无线连接
nios ii访问双口ram数据顺序不对!
nios ii 访问fpga自带的双口ram(32位)时读的数据不对, 假如双口ram初始数据为 11111111 22222222 33333333 我顺序读出时竟然是 333333 ......
hitszjia FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1865  2208  1430  1873  2086  38  31  11  8  56 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved