电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

LTC2256IUJ-14-PBF

产品描述14-Bit, 65/40/25Msps Ultralow Power 1.8V ADCs
文件大小1MB,共32页
制造商Linear ( ADI )
官网地址http://www.analog.com/cn/index.html
下载文档 全文预览

LTC2256IUJ-14-PBF概述

14-Bit, 65/40/25Msps Ultralow Power 1.8V ADCs

文档预览

下载PDF文档
Electrical Specifications Subject to Change
LTC2258-14
LTC2257-14/LTC2256-14
14-Bit, 65/40/25Msps
Ultralow Power 1.8V ADCs
FEATURES
n
n
n
n
n
n
n
n
n
n
n
n
n
DESCRIPTION
The LTC
®
2258-14/LTC2257-14/LTC2256-14 are sam-
pling 14-bit A/D converters designed for digitizing high
frequency, wide dynamic range signals. They are perfect
for demanding communications applications with AC
performance that includes 73.9dB SNR and 88dB spurious
free dynamic range (SFDR). Ultralow jitter of 0.17ps
RMS
allows undersampling of IF frequencies with excellent
noise performance.
DC specs include ±1LSB INL (typical), ±0.3LSB DNL (typi-
cal) and no missing codes over temperature. The transition
noise is a low 1.2LSB
RMS
.
The digital outputs can be either full rate CMOS, double
data rate CMOS, or double data rate LVDS. A separate
output power supply allows the CMOS output swing to
range from 1.2V to 1.8V.
The ENC
+
and ENC
inputs may be driven differentially
or single ended with a sine wave, PECL, LVDS, TTL or
CMOS inputs. An optional clock duty cycle stabilizer al-
lows high performance at full speed for a wide range of
clock duty cycles.
L,
LT, LTC and LTM are registered trademarks of Linear Technology Corporation.
All other trademarks are the property of their respective owners.
73.9dB SNR
88dB SFDR
Low Power: 81mW/49mW/35mW
Single 1.8V Supply
CMOS, DDR CMOS or DDR LVDS Outputs
Selectable Input Ranges: 1V
P-P
to 2V
P-P
800MHz Full-Power Bandwidth S/H
Optional Data Output Randomizer
Optional Clock Duty Cycle Stabilizer
Shutdown and Nap Modes
Serial SPI Port for Configuration
Pin Compatible 14-Bit and 12-Bit Versions
40-Pin (6mm
×
6mm) QFN Package
APPLICATIONS
n
n
n
n
n
n
Communications
Cellular Base Stations
Software Defined Radios
Portable Medical Imaging
Multi-Channel Data Acquisition
Nondestructive Testing
TYPICAL APPLICATION
2-Tone FFT, f
IN
= 68MHz and 69MHz
1.8V
V
DD
1.2V
TO 1.8V
OV
DD
0
–10
–20
–30
AMPLITUDE (dBFS)
–40
–50
–60
–70
–80
+
ANALOG
INPUT
INPUT
S/H
14-BIT
PIPELINED
ADC CORE
CORRECTION
LOGIC
OUTPUT
DRIVERS
D13
CMOS
OR
LVDS
D0
OGND
CLOCK/DUTY
CYCLE
CONTROL
GND
225814 TA01a
–90
–100
–110
–120
0
20
10
FREQUENCY (MHz)
30
225814 TA01b
65MHz
CLOCK
225814p
1
摘抄的关于开漏级的原理及应用
在电路设计时我们常常遇到开漏(opendrain)和开集(opencollector)的概念。本人虽然在念书时就知道其基本的用法,而且在设计中并未遇的过问题。但是前两天有位同事向我问起了这个概念。我忽然 ......
babyjiejie 电源技术
各位老兄,一起收集较好的嵌入式论坛(ARM,DSP,FPGA,单片机都行)
我先来 eeworld 硬件嵌入式板块,自是不用说了,俺就是在这里成长的。 www.armce.com/bbs——这个专门wince的,我感觉也不错,里面收藏了很多原创和非原创工具 驱动开发网w ......
spirit_only ARM技术
电气知识大全
电气知识大全分享 ...
缥缈轮回 模拟电子
关于TMS570LS3137的LWIP移植中_enable_FIQ()问题
各位高手: 本人刚刚入手TMS570LS3137 HDK开发板,在研究HAGCoGEN中提供的LWIP Demonstration v00.03.00的文件内容, 其中lwip_main.c文件中有一行_enable_FIQ()。那位同仁知道_enable_ ......
yueyuanlong232 微控制器 MCU
.tcf格式的文件作用是什么?
刚接触CCS,创建一个工程的时候里面的.tcf格式的文件作用是什么啊?知道的给简单说说吧...
诗意的吹拂 DSP 与 ARM 处理器
EVB打包程序,急需~~
谁有EVB的打包程序啊,我下的EVB没有打包程序,编译出来的.VB程序无法在WIN CE上运行,谁能帮我做个打包程序嘛? 程序中要用到WIN CE file控件,MS CE comm控件,image控件,急需~~...
chokee 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1022  578  675  2082  2519  49  11  14  36  15 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved