电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

LCW-135-15-G-M-230-RP

产品描述Board Connector, 35 Contact(s), 1 Row(s), Male, Right Angle, 0.1 inch Pitch, Solder Terminal, Black Insulator, Receptacle
产品类别连接器    连接器   
文件大小61KB,共1页
制造商SAMTEC
官网地址http://www.samtec.com/
标准  
下载文档 详细参数 全文预览

LCW-135-15-G-M-230-RP概述

Board Connector, 35 Contact(s), 1 Row(s), Male, Right Angle, 0.1 inch Pitch, Solder Terminal, Black Insulator, Receptacle

LCW-135-15-G-M-230-RP规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称SAMTEC
Reach Compliance Codecompliant
ECCN代码EAR99
Factory Lead Time3 weeks
其他特性MATING LENGTH=0.230 INCHES
主体宽度0.2 inch
主体深度0.335 inch
主体长度3.5 inch
主体/外壳类型RECEPTACLE
连接器类型BOARD CONNECTOR
联系完成配合GOLD (10) OVER NICKEL (50)
联系完成终止Gold (Au) - with Nickel (Ni) barrier
触点性别MALE
触点材料PHOSPHOR BRONZE
触点模式RECTANGULAR
触点样式SQ PIN-SKT
介电耐压1000VAC V
绝缘电阻5000000000 Ω
绝缘体颜色BLACK
绝缘体材料GLASS FILLED POLYESTER
JESD-609代码e4
制造商序列号LCW
插接触点节距0.1 inch
安装方式RIGHT ANGLE
安装类型BOARD
连接器数ONE
PCB行数1
装载的行数1
最高工作温度125 °C
最低工作温度-65 °C
PCB接触模式RECTANGULAR
电镀厚度10u inch
极化密钥POLARIZED HOUSING
额定电流(信号)3 A
参考标准UL
可靠性COMMERCIAL
端子长度0.2 inch
端子节距2.54 mm
端接类型SOLDER
触点总数35
【转帖】多数EMI问题的产生和时钟信号有关
[align=left]随着技术的发展,数字信号的时钟频率越来越高,电路系统对于信号的建立、保持时间、时钟抖动等要素提出越来越高的要求。EMI,即电磁干扰,是指电路系统通过传导或者辐射的方式,对于周边电路系统产生的影响。EMI会引起电路性能的降低,严重的话,可能导致整个系统失效。在实际操作中,相关机构颁布电磁兼容的规范,确保上市的电子产品满足规范要求。[/align][align=left]时钟信...
皇华Ameya360 电源技术
如何将正弦波变成方波
问题:有一输出信号 4s内电压从0-10V,如何将它转成方波,转成方波的触发点可自己设置最好百度上面找到施密特触发器介绍调节R1R2可以调节触发电压。可以理解。网上找的74LS系列芯片,如只有一个输入对应一个输出,像这样的是不是能用,线要怎么接。我这样接是否可行只有一路信号需要转换,有没有芯片推荐的,及接线图...
sud0 模拟与混合信号
DSP-刚安好,test connection时一直报错。。求大神帮助
[Start]Execute the command:%ccs_base%/common/uscif/dbgjtag.exe -f %boarddatafile% -rv -o -F inform,logfile=yes -S pathlength -S integrity[Result]-----[Print the board config pathname(s)]--------------...
dbwlalagaga DSP 与 ARM 处理器
哪位大侠用过片内的可编程放大器及滤波器???
这是24位AD转换器的资料 我想用到片内的可编程放大器及滤波器但不知如何用单片机对其内部寄存器编程 有人用过么:congratulate:...
chongboqwe FPGA/CPLD
Matlab图像处理 资料
听说硅谷绝大多数挣钱的公司,都用Matlab的。来看看用Matlab搞图像处理的资料。...
5525 FPGA/CPLD
请问什么是nwell和P substrate??
请问什么是nwell和P substrate??在CMOS的IC设计,如NPN三极管中经常看到请问什么是nwell和P substrate的说法,请问倒底指的是什么,能详细介绍一下吗,谢谢...
debugme 模拟电子

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 203  568  837  1333  1573 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved