电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

ISM95-1166CH-20.000

产品描述2.0 mm x 2.5 mm Ceramic Package SMD Oscillator, TTL / HC-MOS
文件大小118KB,共2页
制造商ILSI
官网地址http://www.ilsiamerica.com
下载文档 全文预览

ISM95-1166CH-20.000概述

2.0 mm x 2.5 mm Ceramic Package SMD Oscillator, TTL / HC-MOS

文档预览

下载PDF文档
2.0 mm x 2.5 mm Ceramic Package SMD Oscillator, TTL / HC-MOS
ISM95 Series
Product Features:
Low Jitter, Non-PLL Based Output
CMOS/TTL Compatible Logic Levels
Compatible with Leadfree Processing
Applications:
Fibre Channel
Server & Storage
Sonet /SDH
802.11 / Wifi
T1/E1, T3/E3
System Clock
2.5
2.0
Frequency
Output Level
HC-MOS
TTL
Duty Cycle
Rise / Fall Time
Output Load
Frequency Stability
Start-up Time
Enable / Disable
Time
Supply Voltage
Current
Operating
Storage
Jitter:
RMS(1sigma)
1 MHz-60 MHz
Max Integrated
1 MHz-60 MHz
Max Total Jitter
1 MHz-60 MHz
1.000 MHz to 60.000 MHz
‘0’ = 0.1 Vcc Max., ‘1’ = 0.9 Vcc Min.
‘0’ = 0.4 VDC Max., ‘1’ = 2.4 VDC Min.
Specify 50% ±10% or ±5% See Table in Part Number Guide
5 nS Max. @ Vcc = +3.3 VDC, 10 nS Max. @ Vcc = +5 VDC ***
Fo < 50 MHz = 10 TTL, Fo > 50 MHz = 5 LSTTL See Table in Part Number
Guide
See Frequency Stability Table (Includes room temperature tolerance and
stability over operating temperature)
10 mS Max.
100 nS Max. N.C. or
70% Vdd = Enable.
30% Vdd = Disable.
Recommended Pad Layout
0.6
See Input Voltage Table, tolerance ±5 %
25 mA Max. ***
See Operating Temperature Table in Part Number Guide
-55
°
C to +125
°
C
5 pS RMS (1 sigma) Max. accumulated jitter (20K adjacent periods)
1.5 pS RMS (1 sigma -12KHz to 20MHz)
50 pS p-p (100K adjacent periods)
Pin
1
2
3
4
Connection
Enable
GND
Output
Vcc
Dimension Units: mm
Part Number Guide
Package
I
SM95 -
Input
Voltage
5 = 5.0 V
3 = 3.3 V
7 = 3.0 V
2 = 2.7 V
6 = 2.5 V
1 = 1.8 V*
Sample Part Number:
Operating
Temperature
1 = 0° C to +70° C
8 = -10° C to +60° C
6 = -10° C to +70° C
3 = -20° C to +70° C
4 = -30° C to +75° C
2 = -40° C to +85° C
ISM95 - 3251BH - 20.000
Output
1 = 10TTL / 15 pF HC-MOS
6 = 30 pF
5 = 50 pF HC-MOS (<40 MHz)
Symmetry
(Duty Cycle)
5 = 45 / 55 Max.
6 = 40 / 60 Max.
Stability
(in ppm)
**A =
±25
B =
±50
C =
±100
Enable /
Disable
H = Enable
O = N/C
Frequency
- 20.000 MHz
NOTE: A 0.01 µF bypass capacitor is recommended between Vcc (pin 4) and GND (pin 2) to minimize power supply noise.
* Not available at all frequencies. ** Not available for all temperature ranges. *** Frequency, supply, and load related parameters.
ILSI
America
Phone: 775-851-8880 • Fax: 775-851-8882• e-mail: e-mail@ilsiamerica.com • www.ilsiamerica.com
06/09_A
Specifications subject to change without notice
Page 1
usbkey
从事专业的cos开发工作,熟悉各种cos工作原理,愿意长期承接以下工作: 1、开发各种usb加密狗、usbkey开发。 2、开发PKI,PBOC加密锁COS,可以开发基于U盘、HID、CCID等协议的无驱cos; 3、 ......
huangbuben 嵌入式系统
关于ARM板IO地址转换的问题
在ARM板上PC104总线上外挂一个数据采集板PM511P,PM511P上有IO端口,根据PM511P硬件手册上定义,这个IO的地址是 100H,根据ARM的特性,这个地址是不能直接访问的,需要从物理地址到虚拟地址的转 ......
anceyfang ARM技术
wince 入门求救
我刚入职不久,公司现在准备用wince在PXA270硬件平台上开发一个手持移动设备,由于以前没有接触过wince,再加之项目又催的比较急,想请高人指点一下如何才能快速入门?...
crt689 嵌入式系统
请问如何清除中断请求??
如题。 我知道注册了中断号以后,用InterruptDone(中断号)可以清除对应的中断请求并且使能中断,但这里我想在别的地方直接操作中断寄存器把中断请求清掉,而不想申请中断号然后用InterruptDone ......
2019230 嵌入式系统
wince不能跑512内存(x86 平台)
wince不能跑512内存(x86 平台,ce600版本) 请教一下大家,我定制的wince OS 使用256m内存,一切正常,当换成512m或更大的时,就进不去系统,反复重启,大家有什么好的建议或解决方案吗?? 谢 ......
sherryrain 嵌入式系统
FPGA 一个控制器硬核挂两个DDR芯片
请教大家,我打算使用这个方案,FPGA使用控制器硬核,外面挂两个16位DDR,这两个DDR的的差分时钟、地址线、控制线等共用,只有数据线使用各自的。希望做到两片同时访问,一次把32位数据分成两个 ......
nothing92 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2485  396  428  630  480  51  8  9  13  10 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved