电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

ISM91-7456DO-20.000

产品描述5 mm x 7 mm Ceramic Package SMD Oscillator, TTL / HC-MOS
文件大小51KB,共2页
制造商ILSI
官网地址http://www.ilsiamerica.com
下载文档 全文预览

ISM91-7456DO-20.000概述

5 mm x 7 mm Ceramic Package SMD Oscillator, TTL / HC-MOS

文档预览

下载PDF文档
5 mm x 7 mm Ceramic Package SMD Oscillator, TTL / HC-MOS
ISM91 Series
Product Features:
Low Jitter, Non-PLL Based Output
CMOS/TTL Compatible Logic Levels
Compatible with Leadfree Processing
Applications:
Fibre Channel
Server & Storage
Sonet /SDH
802.11 / Wifi
T1/E1, T3/E3
System Clock
Frequency
Output Level
HC-MOS
TTL
Duty Cycle
Rise / Fall Time
Output Load
Frequency Stability
Start-up Time
Enable / Disable
Time
Supply Voltage
Current
Operating
Storage
Jitter:
RMS(1sigma)
1 MHz-75 MHz
76 MHz-170 MHz
Max Integrated
1 MHz-75 MHz
76 MHz-170 MHz
Max Total Jitter
1 MHz-75 MHz
76 MHz-170 MHz
1 MHz to 170.000 MHz
‘0’ = 0.1 Vcc Max., ‘1’ = 0.9 Vcc Min.
‘0’ = 0.4 VDC Max., ‘1’ = 2.4 VDC Min.
Specify 50% ±10% or ±5% See Table in Part Number Guide
5 nS Max. @ Vcc = +3.3 VDC, 10 nS Max. @ Vcc = +5 VDC ***
Fo < 50 MHz = 10 TTL, Fo > 50 MHz = 5 LSTTL See Table in Part
Number Guide
See Frequency Stability Table (Includes room temperature tolerance and
stability over operating temperature)
10 mS Max.
100 nS Max.
See Input Voltage Table, tolerance ±5 %
70 mA Max. ***
See Operating Temperature Table in Part Number Guide
-55
°
C to +125
°
C
Recommended
Pad Layout
(Top View)
5 pS RMS (1 sigma) Max. accumulated jitter (20K adjacent periods)
3 pS RMS (1 sigma) Max. accumulated jitter (20K adjacent periods)
1.5 pS RMS (1 sigma -12KHz to 20MHz)
1 pS RMS (1 sigma -12KHz to 20MHz)
50 pS p-p (100K adjacent periods)
30 pS p-p (100K adjacent periods)
Pin
1
2
3
4
Connection
Enable / Disable
Ground
Output
Vdd
Dimension Units: mm
Part Number Guide
Package
Input
Voltage
5 = 5.0 V
3 = 3.3 V
7 = 3.0 V
2 = 2.7 V
6 = 2.5 V
1 = 1.8 V*
Sample Part Number:
Operating
Temperature
1 = 0° C to +70° C
6 = -10° C to +70° C
3 = -20° C to +70° C
4 = -30° C to +75° C
2 = -40° C to +85° C
ISM91 - 3251BH - 20.000
Output
1 = 10TTL / 15 pF HC-MOS
5 = 50 pF HC-MOS (<40 MHz)
6 = 30 pF
Symmetry
(Duty Cycle)
5 = 45 / 55 Max.
6 = 40 / 60 Max.
Stability
(in ppm)
**E =
±10
**D =
±15
**F =
±20
A =
±25
B =
±50
C =
±100
Enable /
Disable
H = Enable
O = N/C
Frequency
I
SM91 -
- 20.000 MHz
NOTE: A 0.01 µF bypass capacitor is recommended between Vcc (pin 4) and GND (pin 2) to minimize power supply noise.
* Not available at all frequencies. ** Not available for all temperature ranges. *** Frequency, supply, and load related parameters.
ILSI
America
Phone: 775-851-8880 • Fax: 775-851-8882• e-mail: e-mail@ilsiamerica.com • www.ilsiamerica.com
06/09_B
Specifications subject to change without notice
Page 1
【有奖问答】音频设计课堂,敢不敢挑战这10道题?
进入9月,又是一年开学季,又是一批新面孔进入校园。不知道大家会不会怀念过去学习电子设计的美好时光? 最近音频有点火,如果你喜爱音频设计或熟知音频系统,那么这次活动就不容错过啦! ......
EEWORLD社区 TI技术论坛
有谁知道2009年下半年的网络工程师证书什么时候发啊?
谢谢大家了!...
Nicjwwhg 嵌入式系统
请问电位器为什么不分电压
196664 如图所示R10为电位器,现通过改变R10的电阻值来使输入到比较器的电压发生变化 我现在想问,如果当电位器2,3脚接在一起,此时为什么电位器不论怎么滑动阻值,电压都不再改变?理论上2 ......
ZNF PCB设计
【转】IBM中国研究院Offer之感言——能力是一种态度
——网上一位牛人的文章,感触很深啊 当我对着远程的大屏,给北京的IBM中国研究院几位面试官汇报完30分钟技术报告之后,心里忐忑不安,这已经是终面了……一关关拼得不容易,但却很精彩!在之后 ......
张无忌1987 工作这点儿事
MP2520 设计
MP2520在pcb设计部分 需要特殊处理吗 如与外面的地隔开 形成单独的禁止铺铜层data:image/png;base64,iVBORw0KGgoAAAANSUhEUgAAAl4AAAGVCAYAAAAv5v9sAAAAAXNSR0IArs4c6QAAAARnQU1BAACxjwv8YQUAA ......
大何小鱼 PCB设计
基于FPGA+PWM多路信号发生器的设计
用NIOS 做软核处理器,输出四路信号锯齿波 正弦波 方波 三角波,不懂原理,有大神可以指导指导吗 ...
贤贤贤贤 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1501  1412  185  1644  1494  6  24  19  46  42 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved