电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

ISM74-63F3H2-155.520

产品描述3.2 mm x 5.0 mm Ceramic Low Noise SMD Oscillator, LVCMOS / LVPECL / LVDS
文件大小50KB,共3页
制造商ILSI
官网地址http://www.ilsiamerica.com
下载文档 全文预览

ISM74-63F3H2-155.520概述

3.2 mm x 5.0 mm Ceramic Low Noise SMD Oscillator, LVCMOS / LVPECL / LVDS

文档预览

下载PDF文档
3.2 mm x 5.0 mm Ceramic Low Noise SMD Oscillator,
LVCMOS / LVPECL / LVDS
Product Features
Small Surface Mount Package
Low RMS Phase Jitter
Frequencies to 1500 MHz
Pb Free/ RoHS Compliant
Leadfree Processing
ISM74 – Series
Applications
xDSL
Broadcast video
Wireless Base Stations
Sonet /SDH
WiMAX/WLAN
Server and Storage
Ethernet/LAN/WAN
Optical modules
Clock and data recovery
FPGA/ASIC
Backplanes
GPON
Frequency
LVCMOS
LVPECL
LVDS
Output Level
LVCMOS
LVPECL
LVDS
Duty Cycle
LVCMOS
LVPECL
LVDS
Rise / Fall Time
LVCMOS
LVPECL
LVDS
Output Load
LVCMOS
LVPECL
LVDS
Frequency Stability
Supply Voltage
Current
Phase Jitter (RMS)
At 12kHz to 20 MHz
Operating Temp.
Range
Storage
10 MHz to 225 MHz
10 MHz to 1500 MHz
10 MHz to 1500 MHz
VOH=90% VDD min., VOL=10 % VDD max.
VOH=VDD-1.03V max. (Nom. Load), VOL=VDD-1.6V max. (Nom. Load)
VOD=(Diff. Output) 350mV Typ.
50% ±5% @ 50%VDD
50% ±5% @ 50%*
50% ±5% @ 50%*
3.0 ns max. (90%/10%)*
0.6 ns max. (80%/20%)*
0.6 ns max. (80%/20%)*
15pF
50
to VDD - 2.0 VDC
RL=100
/CL=10pF
See Table Below
3.3 VDC ± 10%, 2.5VDC ± 5%
Bypass =0.01 uF
Recommended Pad Layout
LVCMOS = 25 mA max., LVPECL = 60 mA max. LVDS = 35 mA max.
0.5 ps typical
See Table Below
-40
C to +100
C
Pin
1
2
3
4
5
6
Connection
Enable/Disable or N.C.
Enable/Disable or N.C
Ground
Output
Output or N.C.
V
DD
Dimension Units: mm
Part Number Guide
Package
Input
Voltage
3 = 3.3V
6 = 2.5V
Sample Part Number:
Operating
Temperature
1 = 0 C to +70 C
3 = -20 C to +70 C
2 = -40 C to +85 C
ISM74–31A9H2–155.520
Output
3 = LVCMOS
8 = LVDS
9 = LVPECL
Stability
(in ppm)
F =
20
A =
25
B =
50
Enable / Disable
H = Enable (Pin 1)
K = Enable (Pin 2)
Complimentary
Ouput (Pin 5) **
1 = N.C.
2 = Output
Frequency
ISM74
-155.520 MHz
NOTE: A 0.01 µF bypass capacitor is recommended between V
DD
(pin 6) and GND (pin 3) to minimize power supply noise. * Measured as percent of
waveform. ** Available on LVDS and LVPECL ouput only
.
ILSI
America
Phone: 775-851-8880 • Fax: 775-851-8882• e-mail: e-mail@ilsiamerica.com • www.ilsiamerica.com
07/09/12_A
Specifications subject to change without notice
Page 1
一周测评情报送达~
早上好~~新一周的测评情报来啦~~快来看看有哪些好活动好报告来了吧~ 正在申请期的活动: 1.免费评测:ST MEMS防水气压传感器LPS27HHW https://bbs.eeworld.com.cn/thread-1149042- ......
okhxyyo 测评中心专版
[开源]KT1025A可能是功能最全面的MP3蓝牙音频数传芯片BT201模块方案
本帖最后由 qyvhome 于 2018-11-4 16:59 编辑 论坛注册也好久了,平常也没什么机会发技术帖求助,都是偷偷的下载资料完事。多数也只是默默的回答一些坛友提出的自己力所能及的一些小问 ......
qyvhome 单片机
关于DM368的DEEPSLEEP设置
我现在想用DM368的深度睡眠功能,根据armsystem的12.5小节介绍,我把DDR设为自刷新,同时配置深睡使能,并测量SD卡时钟为48M,功耗1.6W,触发GIO0由高到底电平变化,SD卡无时钟功耗0.8W,当触发 ......
yanlong DSP 与 ARM 处理器
我也没有钱买吃的了啊~~
我也没有钱买吃的了~~ 小志都给别人送牛肉了 我要求不高,给我肌肉 或者火腿都行!...
银座水王 聊聊、笑笑、闹闹
PCB设计中的一些基础概念
1、“层(Layer) ”的概念 与字处理或其它许多软件中为实现图、文、色彩等的嵌套与合成而引入的“层”的概念有所同,Protel的“层”不是虚拟的,而是印刷板材料本身实实在在的各铜箔层。现 ......
Jacktang PCB设计
A/D采样调理电路输出端什么情况会出现悬空状态啊?
小白求指教,我看很多采样电路最后接到IO口前都会加上一个上拉电阻,可是很多运放没输入的时候输出端是低电平的,只有运放悬空的时候这个上拉电阻有用啊,那什么时候悬空呢,上电的时候?烦请大 ......
电源小白鼠 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 830  2497  2013  1497  2542  24  4  57  29  23 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved