电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

ISM73-63B3K1-155.520

产品描述5 mm x 7 mm Ceramic Low Noise SMD Oscillator, LVCMOS / LVPECL / LVDS
文件大小107KB,共3页
制造商ILSI
官网地址http://www.ilsiamerica.com
下载文档 全文预览

ISM73-63B3K1-155.520概述

5 mm x 7 mm Ceramic Low Noise SMD Oscillator, LVCMOS / LVPECL / LVDS

文档预览

下载PDF文档
5 mm x 7 mm Ceramic Low Noise SMD Oscillator,
LVCMOS / LVPECL / LVDS
Product Features
Small Surface Mount Package
Low RMS Phase Jitter
Frequencies to 1500 MHz
Pb Free/ RoHS Compliant
Leadfree Processing
ISM73 – Series
Applications
xDSL
Broadcast video
Wireless Base Stations
Sonet /SDH
WiMAX/WLAN
Server and Storage
Ethernet/LAN/WAN
Optical modules
Clock and data recovery
FPGA/ASIC
Backplanes
GPON
5.0
0.2
Frequency
LVCMOS
LVPECL
LVDS
Output Level
LVCMOS
LVPECL
LVDS
Duty Cycle
LVCMOS
LVPECL
LVDS
Rise / Fall Time
LVCMOS
LVPECL
LVDS
Output Load
LVCMOS
LVPECL
LVDS
Frequency Stability
Supply Voltage
Current
Phase Jitter (RMS)
At 12kHz to 20 MHz
Operating Temp.
Range
Storage
10 MHz to 225 MHz
10 MHz to 1500 MHz
10 MHz to 1500 MHz
1.9 Max.
7.0 0.3
VOH=90% VDD min., VOL=10 % VDD max.
VOH=VDD-1.03V max. (Nom. Load), VOL=VDD-1.6V max. (Nom. Load)
VOD=(Diff. Output) 350mV Typ.
50% ±5% @ 50%VDD
50% ±5% @ 50%*
50% ±5% @ 50%*
5.08
1.1 7
3.0 ns max. (90%/10%)*
0.6 ns max. (80%/20%)*
0.6 ns max. (80%/20%)*
Recommended Pad Layout
5.08
1.4
15pF
50
to VDD - 2.0 VDC
RL=100
/CL=10pF
See Table Below
3.3 VDC ± 10%, 2.5VDC ± 5%
LVCMOS = 25 mA max., LVPECL = 60 mA max., LVDS = 35 mA max.
0.5 ps typical
See Table Below
-40
C to +100
C
2.0
1.9
Bypass =0.01 uF
Pin
1
2
3
4
5
6
4.2
Connection
Enable/Disable or N.C.
Enable/Disable or N.C
Ground
Output
Output or N.C.
V
DD
Dimension Units: mm
Part Number Guide
Package
Input
Voltage
3 = 3.3V
6 = 2.5V
Sample Part Number:
Operating
Temperature
1 = 0 C to +70 C
3 = -20 C to +70 C
2 = -40 C to +85 C
ISM73–31A9H2–155.520
Output
3 = LVCMOS
8 = LVDS
9 = LVPECL
Stability
(in ppm)
F =
20
A =
25
B =
50
Enable / Disable
H = Enable (Pin 1)
K = Enable (Pin 2)
Complimentary
Ouput (Pin 5) **
1 = N.C.
2 = Output
Frequency
ISM73
-155.520 MHz
NOTE: A 0.01 µF bypass capacitor is recommended between V
DD
(pin 6) and GND (pin 3) to minimize power supply noise. * Measured as percent of
waveform. ** Available on LVDS and LVPECL ouput only
.
ILSI
America
Phone: 775-851-8880 • Fax: 775-851-8882• e-mail: e-mail@ilsiamerica.com • www.ilsiamerica.com
07/09/12_A
Specifications subject to change without notice
Page 1
组团:2.8寸 16:9 带触摸屏无图标 240*400分辨率 8元一片
第一次发起团购,希望各位顶顶,呵呵! 此款液晶屏原装A规 数量巨大 所以干脆以最便宜价格来回馈坛友! 走淘宝,让大家放心团! 希望大家以10PCS起拍,这样方便打包,呵呵!默认圆通, ......
shanyan 淘e淘
懂linux的进来帮帮忙
我安装了一个虚拟机,在虚拟机下安装了一个linux。在linux里面上传了一个jdk-6u16-linux-i586.bin和一个apache-tomcat-6.0.20.tar.gz。可是在linux里面怎么安装这两个东西?另外linux的命令怎么 ......
cailingli521 Linux开发
光耦如何选型?
光耦如何算导通,光电二极管端电压有固定值吗(还是一个范围)?光电二极管的导通电流也就是If有下限吗?(为什么数据手册都是给的一个典型值和最大值?)三极管端IC电流有下限吗?VCE导通是0吗 ......
huixianfxt 模拟电子
TI 微控制器(MCU)MSP430如何让低功耗与高性能兼得
随着现在和未来的产品变得越来越智能,我们发现需要处理的数据也日益增多。为了收集这些数据,厂商们部署了传感器网络来记录多个位置的事件,并为众多用例从不同的数据源收集许多不同类型的数据 ......
EEWORLD社区 TI技术论坛
【晒样片】为低功耗设计大赛申请的样片
本帖最后由 qiushenghua 于 2014-9-29 19:42 编辑 好久没有在TI申请样片了,这次参加TI的低功耗设计大赛,正好遇到样品申请的活动,于是一并申请了几片IC。 首先进入本次活动页面查看活动 ......
qiushenghua TI技术论坛
分享删除dangling line和via的方法
删除dangling lines Route – Gloss – Parameters --Line smoothing--勾上dangling lines&no- dangling lines,"OK"后,点击“gloss”; 删除dangling v ......
summer2019 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1054  2617  2804  1223  1167  44  10  22  30  52 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved