电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

ISM73-63B3H1-155.520

产品描述5 mm x 7 mm Ceramic Low Noise SMD Oscillator, LVCMOS / LVPECL / LVDS
文件大小107KB,共3页
制造商ILSI
官网地址http://www.ilsiamerica.com
下载文档 全文预览

ISM73-63B3H1-155.520概述

5 mm x 7 mm Ceramic Low Noise SMD Oscillator, LVCMOS / LVPECL / LVDS

文档预览

下载PDF文档
5 mm x 7 mm Ceramic Low Noise SMD Oscillator,
LVCMOS / LVPECL / LVDS
Product Features
Small Surface Mount Package
Low RMS Phase Jitter
Frequencies to 1500 MHz
Pb Free/ RoHS Compliant
Leadfree Processing
ISM73 – Series
Applications
xDSL
Broadcast video
Wireless Base Stations
Sonet /SDH
WiMAX/WLAN
Server and Storage
Ethernet/LAN/WAN
Optical modules
Clock and data recovery
FPGA/ASIC
Backplanes
GPON
5.0
0.2
Frequency
LVCMOS
LVPECL
LVDS
Output Level
LVCMOS
LVPECL
LVDS
Duty Cycle
LVCMOS
LVPECL
LVDS
Rise / Fall Time
LVCMOS
LVPECL
LVDS
Output Load
LVCMOS
LVPECL
LVDS
Frequency Stability
Supply Voltage
Current
Phase Jitter (RMS)
At 12kHz to 20 MHz
Operating Temp.
Range
Storage
10 MHz to 225 MHz
10 MHz to 1500 MHz
10 MHz to 1500 MHz
1.9 Max.
7.0 0.3
VOH=90% VDD min., VOL=10 % VDD max.
VOH=VDD-1.03V max. (Nom. Load), VOL=VDD-1.6V max. (Nom. Load)
VOD=(Diff. Output) 350mV Typ.
50% ±5% @ 50%VDD
50% ±5% @ 50%*
50% ±5% @ 50%*
5.08
1.1 7
3.0 ns max. (90%/10%)*
0.6 ns max. (80%/20%)*
0.6 ns max. (80%/20%)*
Recommended Pad Layout
5.08
1.4
15pF
50
to VDD - 2.0 VDC
RL=100
/CL=10pF
See Table Below
3.3 VDC ± 10%, 2.5VDC ± 5%
LVCMOS = 25 mA max., LVPECL = 60 mA max., LVDS = 35 mA max.
0.5 ps typical
See Table Below
-40
C to +100
C
2.0
1.9
Bypass =0.01 uF
Pin
1
2
3
4
5
6
4.2
Connection
Enable/Disable or N.C.
Enable/Disable or N.C
Ground
Output
Output or N.C.
V
DD
Dimension Units: mm
Part Number Guide
Package
Input
Voltage
3 = 3.3V
6 = 2.5V
Sample Part Number:
Operating
Temperature
1 = 0 C to +70 C
3 = -20 C to +70 C
2 = -40 C to +85 C
ISM73–31A9H2–155.520
Output
3 = LVCMOS
8 = LVDS
9 = LVPECL
Stability
(in ppm)
F =
20
A =
25
B =
50
Enable / Disable
H = Enable (Pin 1)
K = Enable (Pin 2)
Complimentary
Ouput (Pin 5) **
1 = N.C.
2 = Output
Frequency
ISM73
-155.520 MHz
NOTE: A 0.01 µF bypass capacitor is recommended between V
DD
(pin 6) and GND (pin 3) to minimize power supply noise. * Measured as percent of
waveform. ** Available on LVDS and LVPECL ouput only
.
ILSI
America
Phone: 775-851-8880 • Fax: 775-851-8882• e-mail: e-mail@ilsiamerica.com • www.ilsiamerica.com
07/09/12_A
Specifications subject to change without notice
Page 1
学习基于FPGA和SD卡的水声信号高速采集与存储系统设计.pdf
学习基于FPGA和SD卡的水声信号高速采集与存储系统设计.pdf ...
zxopenljx FPGA/CPLD
EEWORLD大学堂----EngineerIt 系列课程 - 理解模拟器件如何应对器件损坏和瞬变
EngineerIt 系列课程 - 理解模拟器件如何应对器件损坏和瞬变:https://training.eeworld.com.cn/course/3735...
hi5 聊聊、笑笑、闹闹
【先楫HPM6750测评】初次上手
去年开始了解到先辑半导体一直关注着,后来在淘宝上看到野火有卖HPM6750和HPM6450芯片,想等着野火出开发板时买一块试试(先辑官网的开发板一直都显示不能订购)。上次EEWORLD上直播正好通过 ......
xiashuang 国产芯片交流
StellarisWare 例程简介
StellarisWare 例程简介 AES Pre-expanded Key(aes_expanded_key) 此例程演示了如何使用预扩展密钥加密明文并把它解密成原来的信息。使用预扩展密钥避免了在运行的时候处理扩展。采用的是A ......
Study_Stellaris 微控制器 MCU
PCB布局时如何摆放及安装去耦电容
本帖最后由 ohahaha 于 2016-5-20 08:29 编辑 转自:印刷电路世界尖峰电流的形成: 数字电路输出高电平时从电源拉出的电流Ioh和低电平输出时灌入的电流Iol的大小一般是不同的,即:Iol>Ioh ......
ohahaha PCB设计
[15周年庆]EE DIY--无线多路串口
本帖最后由 RCSN 于 2021-6-26 16:28 编辑 一、设计初衷 去年在出差的过程,现场需要不少串口通信或者调试,当时也带了不少USB转TTL模块,看到一堆模块以及线材简直无法忍受,而且笔记本 ......
RCSN DIY/开源硬件专区

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1890  2360  1904  2771  564  35  30  37  38  59 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved