电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

ISM73-61A9H1-155.520

产品描述5 mm x 7 mm Ceramic Low Noise SMD Oscillator, LVCMOS / LVPECL / LVDS
文件大小107KB,共3页
制造商ILSI
官网地址http://www.ilsiamerica.com
下载文档 全文预览

ISM73-61A9H1-155.520概述

5 mm x 7 mm Ceramic Low Noise SMD Oscillator, LVCMOS / LVPECL / LVDS

文档预览

下载PDF文档
5 mm x 7 mm Ceramic Low Noise SMD Oscillator,
LVCMOS / LVPECL / LVDS
Product Features
Small Surface Mount Package
Low RMS Phase Jitter
Frequencies to 1500 MHz
Pb Free/ RoHS Compliant
Leadfree Processing
ISM73 – Series
Applications
xDSL
Broadcast video
Wireless Base Stations
Sonet /SDH
WiMAX/WLAN
Server and Storage
Ethernet/LAN/WAN
Optical modules
Clock and data recovery
FPGA/ASIC
Backplanes
GPON
5.0
0.2
Frequency
LVCMOS
LVPECL
LVDS
Output Level
LVCMOS
LVPECL
LVDS
Duty Cycle
LVCMOS
LVPECL
LVDS
Rise / Fall Time
LVCMOS
LVPECL
LVDS
Output Load
LVCMOS
LVPECL
LVDS
Frequency Stability
Supply Voltage
Current
Phase Jitter (RMS)
At 12kHz to 20 MHz
Operating Temp.
Range
Storage
10 MHz to 225 MHz
10 MHz to 1500 MHz
10 MHz to 1500 MHz
1.9 Max.
7.0 0.3
VOH=90% VDD min., VOL=10 % VDD max.
VOH=VDD-1.03V max. (Nom. Load), VOL=VDD-1.6V max. (Nom. Load)
VOD=(Diff. Output) 350mV Typ.
50% ±5% @ 50%VDD
50% ±5% @ 50%*
50% ±5% @ 50%*
5.08
1.1 7
3.0 ns max. (90%/10%)*
0.6 ns max. (80%/20%)*
0.6 ns max. (80%/20%)*
Recommended Pad Layout
5.08
1.4
15pF
50
to VDD - 2.0 VDC
RL=100
/CL=10pF
See Table Below
3.3 VDC ± 10%, 2.5VDC ± 5%
LVCMOS = 25 mA max., LVPECL = 60 mA max., LVDS = 35 mA max.
0.5 ps typical
See Table Below
-40
C to +100
C
2.0
1.9
Bypass =0.01 uF
Pin
1
2
3
4
5
6
4.2
Connection
Enable/Disable or N.C.
Enable/Disable or N.C
Ground
Output
Output or N.C.
V
DD
Dimension Units: mm
Part Number Guide
Package
Input
Voltage
3 = 3.3V
6 = 2.5V
Sample Part Number:
Operating
Temperature
1 = 0 C to +70 C
3 = -20 C to +70 C
2 = -40 C to +85 C
ISM73–31A9H2–155.520
Output
3 = LVCMOS
8 = LVDS
9 = LVPECL
Stability
(in ppm)
F =
20
A =
25
B =
50
Enable / Disable
H = Enable (Pin 1)
K = Enable (Pin 2)
Complimentary
Ouput (Pin 5) **
1 = N.C.
2 = Output
Frequency
ISM73
-155.520 MHz
NOTE: A 0.01 µF bypass capacitor is recommended between V
DD
(pin 6) and GND (pin 3) to minimize power supply noise. * Measured as percent of
waveform. ** Available on LVDS and LVPECL ouput only
.
ILSI
America
Phone: 775-851-8880 • Fax: 775-851-8882• e-mail: e-mail@ilsiamerica.com • www.ilsiamerica.com
07/09/12_A
Specifications subject to change without notice
Page 1
开关电源兴趣小组 第06次任务
本帖最后由 maychang 于 2020-9-11 11:27 编辑   第05次思考题   1、我们在第04次思考题中已经知道:理想的Boost电路,开关管关断时两端电压等于输出电压。理想的Buck电路,开关管关断 ......
maychang 开关电源学习小组
wince6.0 intel_chips_x86 MsDos loadcepc.exe 硬盘启动为什么黑屏
在内核编译时已经去掉KITL选项了,该选的组件已经选了,内核加载已经完成,为什么还是黑屏呢? 请高人指点!!!...
neil.wang 嵌入式系统
[一问一答]问:我的放大器输出端有大量振铃和过 冲
问:我的放大器输出端有大量振铃和过 冲。我遵循了数据手册中的指南,布局布线井 井有条。可能是哪里有问题呢?围有何优势? ...
雨中 ADI 工业技术
TI 在南京举办研讨会了
新晔电子/TI联合举办工业应用研讨会(8月30日南京) 新晔电子(Serial HK)联合德州仪器(TI)举办工业应用研讨会,诚邀您的参与。我们将与您分享最新技术以及最新产品、应用方案和市场趋势,现 ......
qwqwqw2088 模拟与混合信号
AT32F4xx标准库BSP&Pack应用指南
为了让用户高效快速的使用Artery MCU, 我们提供了一套完整的BSP&Pack用于开发。主要包括:at32f4xx外设驱动库、内核相关文件、完整的应用例程以及能够支持Keil_v5 、Keil_v4 、IAR_v6 和IAR_ ......
火辣西米秀 国产芯片交流
【Altera SoC体验之旅】+ Lark上的Debian桌面操作系统
本帖最后由 zhaoyongke 于 2015-1-15 17:27 编辑 拿到板子后跑了eMMC中自带的操作系统,发现只是字符界面,demo中的图形界面做的很渣。 之前在Zynq上能流畅运行Linaro和Xillinux图形操作系 ......
zhaoyongke FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1031  776  1051  1826  274  30  39  18  43  38 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved