电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050GACCA44.736/14.000

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Diodes Incorporated
下载文档 详细参数 全文预览

PT7V4050GACCA44.736/14.000概述

PLL/Frequency Synthesis Circuit,

PT7V4050GACCA44.736/14.000规格参数

参数名称属性值
厂商名称Diodes Incorporated
包装说明SON,
Reach Compliance Codecompli
模拟集成电路 - 其他类型PHASE DETECTOR
JESD-30 代码R-PDSO-N16
长度20.32 mm
功能数量1
端子数量16
最高工作温度70 °C
最低工作温度
封装主体材料PLASTIC/EPOXY
封装代码SON
封装形状RECTANGULAR
封装形式SMALL OUTLINE
座面最大高度4.15 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
温度等级COMMERCIAL
端子形式NO LEAD
端子节距2.54 mm
端子位置DUAL
宽度10.16 mm

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
一个驱动用于两种设备
我在ce下写了一个游戏手柄的驱动程序joystick.dll. 在注册表中是这样写的. "DLL" = "Joystick.dll" 我也想让这个驱动支持游戏摇杆gamepad HID设备. 也就是说这个驱动适合两个不同的HID设备 ......
zeng2730 嵌入式系统
12864+18B20+1302红外遥控带闹钟大数字显示时钟(改进版本)
芯片我用的是STC89C58BD,其他的芯片没试验,请验证, /*--------------------定义按键-----------------------------------------------*/ sbit K1 = P1^0; //K1-设置 sbit K2 = P1^1; / ......
用心思考 51单片机
开发BSP时,对romInit.s中remap的疑惑,请求解答!!!
在开发arm926的BSP,在romInit.s中,对remap部分有点疑惑:比如在remap之前,系统上电后,ROM地址是0,SDRAM地址是0x30000000;而在remap后,ROM地址是0x30000000,SDRAM变为0疑惑1:那么在Make ......
xzxsimon 嵌入式系统
求问PSpice仿真电感参数设置
285952 请问各位大神这句话是什么意思啊?为什么电感值有好几个?而且还用分号隔开了 ...
Shirley_zh 电源技术
求救:fe425的ESP430模块可不可以测量不同频率电压信号的有效值?
好象在ESP430模块启动前要设置一个基准频率,比如说采集的电网频率为50Hz左右,那就设置为50hz,现在问题是我采样的频率在30-400Hz之间,咋办?另外就是esp430模块的中断频率是如何设置的?...
starss 微控制器 MCU
防控警报响了
{:1_146:}管管家附近这里今天防空警报响了。也不知道是什么原因响的。有好长时间没听过这种警报声了。印象中还是读初高中的时候有段日子防空警报经常响起,当时台独呼声严重,我们跟台湾隔海相 ......
okhxyyo 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 565  2639  1188  1349  1694  12  54  24  28  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved