电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

I630-32FB8K2-225.000

产品描述LVDS Output Clock Oscillator,
产品类别无源元件    振荡器   
文件大小48KB,共3页
制造商ILSI
官网地址http://www.ilsiamerica.com
标准  
下载文档 详细参数 全文预览

I630-32FB8K2-225.000概述

LVDS Output Clock Oscillator,

I630-32FB8K2-225.000规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称ILSI
Reach Compliance Codecompli
其他特性ENABLE/DISABLE FUNCTION; COMPLIMENTARY OUTPUT; TR, 7 INCH
最大控制电压3.3 V
最小控制电压
最长下降时间0.6 ns
频率调整-机械NO
频率偏移/牵引率50 ppm
频率稳定性20%
JESD-609代码e4
线性度10%
安装特点SURFACE MOUNT
标称工作频率225 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
输出负载100 OHM, 10 pF
物理尺寸7.0mm x 5.0mm x 1.9mm
最长上升时间0.6 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Gold (Au) - with Nickel (Ni) barrie
大年初二,3d打印组装进度。。
话说,这几天天天出去,好累,组装进度慢慢慢。这几天把挤出机部分装了,有这么几个问题。第一个是这个连接件,就是螺丝刀指的位置,这个有点厚,直接导致了他在铝合金框架上不能固定,于是使用了神器把中间那里磨平了一部分。上神器, 哈哈,就是他,这个砂轮片差不多是一个M4方螺母大小。向下压,把中间条状凸起向下压平。就可以固定好了。就是使用铅笔描绘的地方,占用了挤出头的位置,不能够很好的贴合,,于是又使用神器,...
07611128 创意市集
Qorvo的射频前端技术创新引领5G终端发展
5G时代,终端成为各行业关注的焦点。终端是最接近用户的部分,直接影响用户的5G体验。而在智能终端中,射频前端模块先行,射频前端模块的技术创新推动了移动通信技术的发展。在5G时代的潮流中,射频前端模块也在进行着新一轮的技术革新。Qorvo作为射频前端模块领域的重量级玩家之一,在射频前端模块上进行了全面技术更新。5G时代的到来为智能手机带来了新的增长机会,据Strategy Analytics近日发布...
Jacktang RF/无线
evc下获取汉字内码后取字模
Hi,各位,请教一下:1.在evc下是如何获取汉字的内码的?假设汉字为“房”,其内码为623F,在GB2312则为2331,如果知道GB2312下的内码怎样转换成Unicode下的内码?2.在CE4.2下,系统的字库文件应该是simsum.ac3(如果我没错的话),那么如何根据内码获取汉字的字模信息(显示点阵信息)?3.用区位码获取汉字的点阵信息以16×16的点阵汉字库文件为例。一个汉字用了256...
dlw123 嵌入式系统
生成SOPC时遇到错误
用demo程序重新生成SOPC时遇到下面的错误提示:Error: Failed to refresh PTF fileInfo: Finished elaborating PTF file.Executing: C:/altera/91/quartus//sopc_builder/bin/sopc_builder --classic --generate D:/DE3_NET_340_GMII_N...
logicengineer FPGA/CPLD
关于C6678DSPlib中的函数调用问题
这两天一直在研究C6678DSPlib中的DSPF_sp_convol函数的调用问题,我看了TI给的关于他的调用方法的介绍,但是总是感觉一头雾水,有些参数到底是怎么传递的,我感觉它没有说清楚。下面是我截的一张关于它怎么使用的图。关于输入参数的介绍大概是这样的:x:为指向输入实数向量的大小为nr+nh-1的指针,h:为指向输入实数向量的大小为nh的向前顺序指针,y:为指向输出实数向量的大小为ny的指...
huangjie DSP 与 ARM 处理器
请教:sc32410的DMA的nXDREQ0和nXDREQ1两个外部源的问题
各位:我在关于DMA驱动的事情。在ARM外接一块FPGA进行DMA数据传输。想用nXDREQ0为DMA请求源。在datasheet上面写道DREQ与DACK与HCLK同步。我不大理解什么意思?nXDREQ0是在FPGA端发起的,请问nXDREQ0这个在FPGA应该怎么设置啊?...
sakura123 嵌入式系统

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 425  523  819  1241  1310 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved