电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

ST93C46TM3013TR

产品描述1K 64 x 16 or 128 x 8 SERIAL MICROWIRE EEPROM
产品类别存储    存储   
文件大小91KB,共13页
制造商ST(意法半导体)
官网地址http://www.st.com/
下载文档 详细参数 全文预览

ST93C46TM3013TR概述

1K 64 x 16 or 128 x 8 SERIAL MICROWIRE EEPROM

ST93C46TM3013TR规格参数

参数名称属性值
是否Rohs认证不符合
零件包装代码SOIC
包装说明0.150 INCH, PLASTIC, SO-8
针数8
Reach Compliance Code_compli
ECCN代码EAR99
其他特性MICROWIRE BUS INTERFACE; AUTOMATIC WRITE; 1000K ERASE/WRITE CYCLES MIN.; DATA RETENTION > 10 YEARS
备用内存宽度8
最大时钟频率 (fCLK)1 MHz
数据保留时间-最小值40
耐久性1000000 Write/Erase Cycles
JESD-30 代码R-PDSO-G8
JESD-609代码e0
长度4.9 mm
内存密度1024 bi
内存集成电路类型EEPROM
内存宽度8
功能数量1
端子数量8
字数128 words
字数代码128
工作模式SYNCHRONOUS
最高工作温度125 °C
最低工作温度-40 °C
组织128X8
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码SOP
封装等效代码SOP8,.25
封装形状RECTANGULAR
封装形式SMALL OUTLINE
并行/串行SERIAL
电源5 V
认证状态Not Qualified
座面最大高度1.75 mm
串行总线类型MICROWIRE
最大待机电流0.00005 A
最大压摆率0.003 mA
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术CMOS
温度等级AUTOMOTIVE
端子面层Tin/Lead (Sn/Pb)
端子形式GULL WING
端子节距1.27 mm
端子位置DUAL
宽度3.9 mm
最长写入周期时间 (tWC)10 ms
写保护SOFTWARE
Base Number Matches1

文档预览

下载PDF文档
ST93C46A,46C,46T
ST93C47C,47T
1K (64 x 16 or 128 x 8) SERIAL MICROWIRE EEPROM
NOT FOR NEW DESIGN
1 MILLION ERASE/WRITE CYCLES, with
40 YEARS DATA RETENTION
DUAL ORGANIZATION: 64 x 16 or 128 x 8
BYTE/WORD and ENTIRE MEMORY
PROGRAMMING INSTRUCTIONS
SELF-TIMED PROGRAMMING CYCLE with
AUTO-ERASE
READY/BUSY SIGNAL DURING
PROGRAMMING
SINGLE SUPPLY VOLTAGE:
– 4.5V to 5.5V for ST93C46 version
– 3V to 5.5V for ST93C47 version
SEQUENTIAL READ OPERATION
5ms TYPICAL PROGRAMMING TIME
ENHANCED ESD/LATCH UP
PERFORMANCE for ”C” VERSION
ST93C46A, ST93C46C, ST93C46T,
ST93C47C, ST93C47T are replaced by the
M93C46
DESCRIPTION
This specification covers a range of 1K bit serial
EEPROM products, the ST93C46A,46C,46T
specified at 5V±10% and the ST93C47C,47T
specified at 3V to 5.5V.
In the text, products are referred to as ST93C46.
The ST93C46 is a 1K bit Electrically Erasable
Programmable Memory (EEPROM) fabricated with
SGS-THOMSON’s High EnduranceSingle Polysili-
con CMOS technology. The memory is accessed
through a serial input (D) and output (Q).
Table 1. Signal Names
S
D
Q
C
ORG
V
CC
V
SS
Chip Select Input
Serial Data Input
Serial Data Output
Serial Clock
Organisation Select
Supply Voltage
Ground
8
1
PSDIP8 (B)
0.4mm Frame
8
1
SO8 (M)
150mil Width
Figure 1. Logic Diagram
VCC
D
C
S
ORG
ST93C46
ST93C47
Q
VSS
AI00871C
June 1997
This is information on a product still in production bu t not recommended for new de signs.
1/13

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2876  1271  1255  830  2074  58  26  17  42  13 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved