电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050GACCB19.440/20.000

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Diodes
官网地址http://www.diodes.com/
下载文档 详细参数 全文预览

PT7V4050GACCB19.440/20.000概述

PLL/Frequency Synthesis Circuit,

PT7V4050GACCB19.440/20.000规格参数

参数名称属性值
厂商名称Diodes
包装说明,
Reach Compliance Codecompli
Base Number Matches1

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
时序约束资料(有内容说明,资料很多,打包下载)
这是一些我自己在学习时序的时候收集的资料,里面有些可能大家也都看过,包括一些基本的文本资料,还有就是一些网上大侠的个人博客的内容(由于转载太多,我已经不知道原作者是谁了,如果哪位知 ......
linhaiqing60 FPGA/CPLD
LPC-Link 第一次初始化要多少时间啊?
LPC-Link 第一次初始化要多少时间啊? 就像题目所说,我用得是windows xp sp3 English Edition,一连接lpc-link整个程序就“无响应”。这个正常吗? 而且我看到link板上有一个led灯,那个灯并 ......
jobszheng5 NXP MCU
干货 | PCB设计中的布局指导原则
在设计中,布局是一个重要的环节。布局结果的好坏将直接影响布线的效果,因此可以这样认为,合理的布局是PCB设计成功的第一步。 布局的方式分两种,一种是交互式布局,另一种是自动布局,一般 ......
jdbpcb00 PCB设计
position2Go测评2、插曲
DAVE无法启动 DAVE最新版是4.4.2。从官网下载压缩包解压即可在目录的eclipse中找到DAVE.exe启动文件。如果出现类似以下无法启动的错误消息,可尝试删除DAVE-IDE-4.4.2-64Bit\eclipse\co ......
freebsder 测评中心专版
用msp430g2553做频率测量问题
写了一个用外部管脚秒闸门,但是为啥显示的频率总是实际频率的4倍,一秒钟内脉冲个数应当就是输入信号的频率呀 #include "msp430g2553.h" #include "Clock.h" #include "LCD1602.h" #includ ......
lgd0722 微控制器 MCU
【学习心得】MCU+TIVA C 入门学习!
【学习心得】MCU+TIVA C 入门学习! 自从大教堂推出各类视频教程深受大家喜欢! 最近的TIVA C比较喜欢,比较详细的分析,介绍TIVA C的外设设计应用,及实验调试 特别是在第四课讲解中 ......
蓝雨夜 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2100  340  2770  845  1530  43  7  56  18  31 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved