电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050TACGA19.440/20.000

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Diodes
官网地址http://www.diodes.com/
下载文档 详细参数 全文预览

PT7V4050TACGA19.440/20.000概述

PLL/Frequency Synthesis Circuit,

PT7V4050TACGA19.440/20.000规格参数

参数名称属性值
厂商名称Diodes
包装说明DIP-16
Reach Compliance Codecompli
其他特性SEATED HEIGHT CALCULATED
模拟集成电路 - 其他类型PHASE DETECTOR
JESD-30 代码R-PDIP-T16
长度20.32 mm
功能数量1
端子数量16
最高工作温度70 °C
最低工作温度
封装主体材料PLASTIC/EPOXY
封装代码DIP
封装形状RECTANGULAR
封装形式IN-LINE
座面最大高度4.58 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装NO
温度等级COMMERCIAL
端子形式THROUGH-HOLE
端子节距2.54 mm
端子位置DUAL
宽度7.62 mm
Base Number Matches1

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
usb接口设计方案的选择?
最近在用cc430F513x(msp430+cc1101)做东西,需要加usb接口,参考了一些资料,基本有如下方案:1.TI TUSB3410 2.cp2102 3.PDIUSBD12 4.CH340 不知道选用哪种方案软硬件设计方便些? 有没有 ......
AU3604 微控制器 MCU
拆解海林中央空调控制器
随着住房条件改善,大面积单元住房普及,居家白色家电的新丁“家用中央空调”成为热点。智能型室内空调控制器成为家用中央空调的标配。今天我将拆解一款北京海林自控设备有限公司的“HL108系列 ......
zhangjsh 以拆会友
STM32F103VBH6的串口3可以用吗?我买了万利的板。
打算用uart3,47、48脚PB10,PB11,我按照uart的demo来修改:在GPIO的配置中如下:/*ConfigureUSART3TX(PB.10)*/GPIO_InitStructure.GPIO_Pin=GPIO_Pin_10;GPIO_InitStructure.GPIO_Speed=G ......
hegip stm32/stm8
关于POE设计问题的求助
我现在要设计一个POE电路,我在网上查了资料,大多都是POE的原理介绍。说POE供电是协商供电,有4个过程: 1.检测:一开始,PSE设备在端口输出很小的电压,直到其检测到线缆终端的连接为一个支 ......
zhangliyuan 电源技术
【基于ESP32S3的语音及视觉模块】物料开箱—ESP32S3 BOX
在本月15日下单采购的物料29日到,耗时两周,采购的时间还是太久了点。 本次打算用ESP32S3开发一个类似openmv的模块,本来打算选ESP32-S3-Korvo-2 但是这个板子标配不带LCD和摄像头模块,所 ......
IC爬虫 DigiKey得捷技术专区
PCBA智能检测治具,一键生成测试报表
最近朋友求助到我,说工厂很难招到人,订单又下爆了,测试搞不过来,问我有啥建议。 so 电工闲不住了,帮朋友研制一台智能测试治具,一键生成测试报表。 说淦就淦 帮朋友研制的PCBA功能测试 ......
BFXY 工业自动化与控制

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 288  1696  1808  4  2533  6  35  37  1  51 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved