电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

SY100474-7JCS

产品描述1K x 4 ECL RAM
文件大小232KB,共10页
制造商ETC
下载文档 全文预览

SY100474-7JCS概述

1K x 4 ECL RAM

文档预览

下载PDF文档
SEMICONDUCTOR
SYNERGY
1K x 4 ECL RAM
SY100474-3/4/5/7
SY101474-3/4/5/7
SY10/100/101474-3
SY10/100/101474-4
SY10/100/101474-5
SY10474-3/4/5/7
SY10/100/101474-7
FEATURES
s
Address access time, t
AA
: 3/4/5/7ns max.
s
Chip select access time, t
AC
: 2ns max.
s
Write pulse width, t
WW
: 3ns min.
s
Edge rate, tr/tf: 500ps typ.
s
Power supply current, I
EE
: –300mA, –220mA
for –5/7ns
s
Superior immunity against alpha particles provides
virtually no soft error sensitivity
s
Built with advanced ASSET™ technology
s
Fully compatible with industry standard 10K/100K
ECL I/O levels
s
Noise margins improved with on-chip voltage and
temperature compensation
s
Open emitter output for easy memory expansion
s
ESD protection of 2000V
s
Available in 24-pin Flatpack and 28-pin PLCC and
MLCC packages
DESCRIPTION
The Synergy SY10/100/101474 are 4096-bit Random
Access Memories (RAMs), designed with advanced Emitter
Coupled Logic (ECL) circuitry. The devices are organized
as 1024-words-by-4-bits and meet the standard 10K/100K
family signal levels. The SY100474 is also supply voltage-
compatible with 100K ECL, while the SY101474 operates
from 10K ECL supply voltage (–5.2V). All feature on-chip
voltage and temperature compensation for improved noise
margin.
The SY10/100/101474 employ proprietary circuit design
techniques and Synergy’s proprietary ASSET advanced
bipolar technology to achieve extremely fast access, write
pulse width and write recovery times. ASSET uses
proprietary technology concepts to achieve significant
reduction in parasitic capacitance while improving device
packing density. Synergy’s circuit design techniques, coupled
with ASSET, result not only in ultra-fast performance, but
also allow device operation with virtually no soft error
sensitivity and with outstanding device reliability in volume
production.
BLOCK DIAGRAM
A
0
A
1
A
2
A
3
Y-Decoder/Driver
A
4
A
5
A
6
A
7
A
8
A
9
X-Decoder/
Driver
Memory Cell Array
CS
WE
SA/WA*
SA/WA
SA/WA
SA/WA
DI
0
DO
0
DI
1
DO
1
DI
2
DO
2
DI
3
DO
3
*
SA = Sense Amplifier
WA = Write Amplifier
© 1999 Micrel-Synergy
Rev.: D
Amendment: /1
1
Issue Date: December 1999
F7的串口发送问题------printf函数的应用
用MDK编译F7的程序的时候发现在F103上重定义C函数后可以运用的 printf() 函数在F7中用不了 为此花了一上午的时间解决 printf()函数发送的问题 终于解决了 直接解决方案 #ifdef __GUNC_ ......
天天好心情亲 stm32/stm8
机载电子扫描相控阵雷达
摘要:机载有源电子扫描相控阵雷达具有波束捷变快、杭干扰性强、视场广、隐蔽性好、功能强和性能可靠等突出优势,但技术复杂、难度高,目前尚存在如大规模砷化稼单片微波集成(GaAs MMIC)电路, ......
JasonYoo 电源技术
问下各位大神,这个msp430的ADC采样保持时间是多少
想问下下面这串代码中,ADC的采样保持时间怎么算?转换一次的时间又是多少?怎么算?最好能告诉我是由什么控制的// ----------------- // /|\| XIN|- // || |32kHz // --|RST XOUT|- // | | // ......
adam136 微控制器 MCU
一大批电子类资料大放送
374829 各种最新的电子技术类资源: EEWorld电子资料:传感器技术大全 (上册).pdf 电子元器件:传感器技术大全 (下册).pdf EEWorld电子资料:传感器技术大全 (中册).pdf 电子元器 ......
高进 下载中心专版
systemd 与 sysVinit 彩版对照表
systemd 是一种新型init系统「译者注:每个操作系统都有一个启动程序,而Linux init是Linux系统操作中不可缺少的程序之一。所谓的init进程,它是一个由内核启动的用户级进程。内核自行启动(已 ......
chenzhufly Linux开发
NUCLEO_G431RB测评-RTC实时时钟
实时时钟(RTC)是独立于主功能外的一个模块,用做与日历时间有关的计时功能。过去有专门的芯片如:DS1302。现在由于芯片的集成度工艺的提高,很多MCU芯片厂商将时钟芯片集成到一个芯片当中。使得 ......
bigbat stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2165  1921  989  1357  1512  44  39  20  28  31 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved