电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531EB33M0000DG

产品描述LVPECL Output Clock Oscillator, 33MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531EB33M0000DG概述

LVPECL Output Clock Oscillator, 33MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531EB33M0000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknow
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率33 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
MSP430通过耳机接口与手机通信——如何实现能量采集?
已经知道了iphone的功率输出曲线: https://bbs.eeworld.com.cn/thread-413364-1-1.html 这就面临着2个非常重要的问题, 1、如何尽可能的将手机的耳机提供的能量尽可能地耦合过来?简单的讲 ......
wstt 微控制器 MCU
峰值保持电路,器件选型
我现在急需做一个脉宽约为5纳秒的峰值保持电路方案。如图所示。我查了很多资料,发现方案都是基本一样的,就是选型不同,而且很少有这么窄的方案。希望哪位高手可以帮帮忙看看!!!不胜感激! ......
desonry ADI 工业技术
最近为什么这么大篇报答习主席访问蒙古?
最近为什么这么大篇报答习主席访问蒙古?今天的《焦点访谈》也是习主席在蒙古的演讲。...
kangkls 聊聊、笑笑、闹闹
MSP430中const的用法
最近在用IAR调试程序,发现如下问题: const char mm={0xff,0xff,0xff,0xff,0xff,0xff}; --------- char *ptr; ptr=mm; 错误提示为: Error: a value of type "char const *" cannot b ......
tiankai001 微控制器 MCU
浅聊气隙与漏感
磁芯饱和就相当于变压器的一次侧是个空心线圈(相当于短路),它的电流会很大,一直上升到烧坏变压器或者保险管为止。 磁芯气隙是磁芯空气间隙的简称,一般铁氧体,和硅钢的磁芯都不是一 ......
木犯001号 电源技术
fir滤波器
本帖最后由 paulhyde 于 2014-9-15 09:00 编辑 在FPGA中fir滤波器的问题。我设置的滤波器是低通滤波器,采样频率为10M,截止频率是50KHZ,NCO产生的波形频率是从几HZ到100KHZ,但我从示波器上 ......
曾经的二中过客 电子竞赛

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 531  988  2154  2447  285  11  20  44  50  6 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved