电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050GACFB25.000/25.000

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Pericom Semiconductor Corporation (Diodes Incorporated)
官网地址https://www.diodes.com/
下载文档 详细参数 全文预览

PT7V4050GACFB25.000/25.000概述

PLL/Frequency Synthesis Circuit,

PT7V4050GACFB25.000/25.000规格参数

参数名称属性值
厂商名称Pericom Semiconductor Corporation (Diodes Incorporated)
包装说明,
Reach Compliance Codeunknow
ECCN代码EAR99

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
高速PCB设计中布线基本要求
高速PCB设计中常规PCB布线,有以下基本要求:(1)QFP、SOP等封装的矩形焊盘出线,应从PIN中心引出(一般采用铺shape)(2)布线到板边的距离不小于20MIL。(3)金属外壳器件下,不允许有其它网 ......
yuboshi226 PCB设计
【晒经典】小型开关电源
本帖最后由 dontium 于 2015-1-23 13:27 编辑 Fairchild公司推出的小功率单片开关电源FSD200,它在230V±15%时输出功率为7W,双列直插封装,价格低廉,外围线路十分简单。FSD200有这样一些显著 ......
ddllxxrr 模拟与混合信号
毕业论文+proteus+keil
我的毕业课题是温室内二氧化碳和光照度控制系统的设计和仿真,哎呀,我要完了,真是要疯掉了。用win7的系统,安protues安不上。哪位高人能帮我把这个仿真做出来不,万分感谢呀...
刘冬 单片机
verilog的编译和综合
我是刚开始学verilog的新手,有个问题求助于各位,就是verilog的编译是个什么概念,只是用于仿真吗,这和咱们平时的嵌入式系统中的编译又有什么差别呢?我知道综合是把语言转换为各种基本单元, ......
chhtx FPGA/CPLD
LPC2103和LPC2103f的区别
如题,刚开始学习ARM7,找资料的时候发现有LPC2103,但是我的板子上的芯片是LPC2103f的,我想知道这两个有什么区别呢,麻烦大神帮一下,在百度上也没有找到解释。...
651076842 ARM技术
分享一个MSP430的程序模版
最近坛子里搞活动,分发了很多launchpad的板子,大家都很兴奋啊。。之前在网上看到的一个MSP430的程序模版,觉得不错,这里分享给大家,呵呵//========================================= 头文 ......
shower.xu 微控制器 MCU

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 124  2067  2394  2769  1419  3  42  49  56  29 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved