电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CY7C43684AV-7AC

产品描述3.3V 1K/4K/16K x36 x2 Bidirectional Synchronous FIFO with Bus Matching
产品类别存储    存储   
文件大小644KB,共37页
制造商Cypress(赛普拉斯)
下载文档 详细参数 选型对比 全文预览

CY7C43684AV-7AC概述

3.3V 1K/4K/16K x36 x2 Bidirectional Synchronous FIFO with Bus Matching

CY7C43684AV-7AC规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称Cypress(赛普拉斯)
零件包装代码QFP
包装说明14 X 20 MM, 1.40 MM HEIGHT, PLASTIC, TQFP-128
针数128
Reach Compliance Codenot_compliant
ECCN代码EAR99
最长访问时间6 ns
其他特性MAILBOX
最大时钟频率 (fCLK)133 MHz
周期时间7.5 ns
JESD-30 代码R-PQFP-G128
JESD-609代码e0
长度20 mm
内存密度589824 bit
内存集成电路类型BI-DIRECTIONAL FIFO
内存宽度36
功能数量1
端子数量128
字数16384 words
字数代码16000
工作模式SYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织16KX36
可输出YES
封装主体材料PLASTIC/EPOXY
封装代码LFQFP
封装等效代码QFP128,.63X.87,20
封装形状RECTANGULAR
封装形式FLATPACK, LOW PROFILE, FINE PITCH
并行/串行PARALLEL
峰值回流温度(摄氏度)NOT SPECIFIED
电源3.3 V
认证状态Not Qualified
座面最大高度1.6 mm
最大待机电流0.012 A
最大压摆率0.06 mA
最大供电电压 (Vsup)3.465 V
最小供电电压 (Vsup)3.135 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层Tin/Lead (Sn/Pb)
端子形式GULL WING
端子节距0.5 mm
端子位置QUAD
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度14 mm
Base Number Matches1

文档预览

下载PDF文档
CY7C43644AV
CY7C43664AV
CY7C43684AV
3.3V 1K/4K/16K x36 x2 Bidirectional Synchronous FIFO with
Bus Matching
Features
• 3.3V high-speed, low-power, bidirectional, First-In
First-Out (FIFO) memories w/ bus matching capabilities
• 1K × 36 × 2 (CY7C43644AV)
• 4K × 36 × 2 (CY7C43664AV)
• 16K × 36 × 2 (CY7C43684AV)
• 0.25-micron CMOS for optimum speed/power
• High-speed 133-MHz operation (7.5-ns Read/Write
cycle times)
• Low power
— I
CC
= 60 mA
— I
SB
= 10 mA
Table 1.
• Fully asynchronous and simultaneous Read and Write
operation permitted
• Mailbox bypass register for each FIFO
• Parallel and Serial Programmable Almost Full and
Almost Empty flags
• Retransmit function
• Standard or FWFT user selectable mode
• Partial Reset
• Big or Little Endian format for word or byte bus sizes
• 128-pin TQFP packaging
• Easily expandable in width and depth
Logic Block Diagram
MBF1
CLKA
CSA
W/RA
ENA
MBA
RT2
1K/4K/16K
× 36
Dual Ported
Memory
(FIFO 1)
Bus Matching
Port A
Control
Logic
Input
Register
Mail1
Register
CLKB
CSB
W/RB
ENB
MBB
RTI
BM
SIZE
Register
MRS1
PRS1
FIFO1,
Mail1
Reset
Logic
Write
Pointer
Read
Pointer
FFA/IRA
AFA
Status
Flag Logic
Output
Port B
Control
Logic
EFB/ORB
AEB
SPM
FS0/SD
FS1/SEN
A
0–35
EFA/ORA
AEA
36
Programmable
Flag Offset
Registers
Timing
Mode
36
B
0–35
BE/FWFT
Status
Flag Logic
Write
Pointer
Read
Pointer
FFB/IRB
AFB
1K/4K/16K
× 36
Dual Ported
Memory
(FIFO 2)
Mail2
Register
MBF2
Cypress Semiconductor Corporation
Document #: 38-06025 Rev. *C
Output
Register
3901 North First Street
San Jose
Input
Register
FIFO1,
Mail1
Reset
Logic
MRS2
PRS2
CA 95134 • 408-943-2600
Revised December 26, 2002

CY7C43684AV-7AC相似产品对比

CY7C43684AV-7AC CY7C43684AV-10AC CY7C43684AV-10AI
描述 3.3V 1K/4K/16K x36 x2 Bidirectional Synchronous FIFO with Bus Matching 3.3V 1K/4K/16K x36 x2 Bidirectional Synchronous FIFO with Bus Matching 3.3V 1K/4K/16K x36 x2 Bidirectional Synchronous FIFO with Bus Matching
比赛之前闭关之际/偷闲发几份电源的资料/望大家一起分享
大功率变频可调电源的设计与实现...
破茧佼龙 电源技术
掌上气象站
项目出发点是为了尽可能多的利用sensortag上的传感器。掌上气象站,可以直接测量温度、湿度、气压,满足一个基本的室内气象条件。如果硬件设备允许,还可以放到室外利用camppass和计数器,来测 ......
johnrey 无线连接
新手小白想学习智能家居需要那些铺垫基础
希望高手指点。看好智能家居的前景特真心求教,本人小白勿喷。切虚心接受教育指导!...
lee008 DIY/开源硬件专区
自动布局
http://jingyan.baidu.com/article/495ba841f57e2738b30edeb1.htmlAD自动布局 ...
曹伟1993 PCB设计
招聘 WINCE 的软件开发工程师
我公司新成立GPS导航仪的开发部门,现在招聘 WINCE 的界面软件开发工程师 要求 1、 本科以上学历,计算机相关专业; 2、 1年以上wince软件开发工作经验; 3、 有WINCE平台 ......
bluecrane 嵌入式系统
我是新手 请教!
我想学USB的无线通信,听别人说要掌握USB的通信协议和无线传输的识别等。我希望大家能给我提供一些建议我应该咋学?看啥书?...
leafeg 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2767  563  1522  207  1653  19  22  38  27  8 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved