电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CY7C1246KV18

产品描述1M X 36 DDR SRAM, 0.45 ns, PBGA165
产品类别存储   
文件大小631KB,共28页
制造商Cypress(赛普拉斯)
下载文档 详细参数 选型对比 全文预览

CY7C1246KV18概述

1M X 36 DDR SRAM, 0.45 ns, PBGA165

1M × 36 静态随机存储器, 0.45 ns, PBGA165

CY7C1246KV18规格参数

参数名称属性值
功能数量1
端子数量165
最大工作温度70 Cel
最小工作温度0.0 Cel
最大供电/工作电压1.9 V
最小供电/工作电压1.7 V
额定供电电压1.8 V
最大存取时间0.4500 ns
加工封装描述13 × 15 MM, 1.40 MM HEIGHT, 铅 FREE, MO-216, FBGA-165
无铅Yes
欧盟RoHS规范Yes
中国RoHS规范Yes
状态ACTIVE
包装形状矩形的
包装尺寸GRID 阵列, 低 PROFILE
表面贴装Yes
端子形式BALL
端子间距1 mm
端子涂层锡 银 铜
端子位置BOTTOM
包装材料塑料/环氧树脂
温度等级COMMERCIAL
内存宽度36
组织1M × 36
存储密度3.77E7 deg
操作模式同步
位数1.05E6 words
位数1M
内存IC类型静态随机存储器
串行并行并行

文档预览

下载PDF文档
CY7C1246KV18, CY7C1257KV18
CY7C1248KV18, CY7C1250KV18
36-Mbit DDR II+ SRAM 2-Word Burst
Architecture (2.0 Cycle Read Latency)
36-Mbit DDR II+ SRAM 2-Word Burst Architecture (2.0 Cycle Read Latency)
Features
Configurations
With Read Cycle Latency of 2.0 Cycles:
CY7C1246KV18 – 4 M × 8
CY7C1257KV18 – 4 M × 9
CY7C1248KV18 – 2 M × 18
CY7C1250KV18 – 1 M × 36
36 Mbit density (4 M × 8, 4 M × 9, 2 M × 18, 1 M × 36)
450 MHz clock for high bandwidth
2-word burst for reducing address bus frequency
Double data rate (DDR) interfaces
(data transferred at 900 MHz) at 450 MHz
Available in 2.0 clock cycle latency
Two input clocks (K and K) for precise DDR timing
SRAM uses rising edges only
Echo clocks (CQ and CQ) simplify data capture in high speed
systems
Data valid pin (QVLD) to indicate valid data on the output
Synchronous internally self-timed writes
DDR II+ operates with 2.0 cycle read latency when DOFF is
asserted HIGH
Operates similar to DDR I device with 1 cycle read latency when
DOFF is asserted LOW
Core V
DD
= 1.8 V ± 0.1 V; I/O V
DDQ
= 1.4 V to V
DD[1]
Supports both 1.5 V and 1.8 V I/O supply
HSTL inputs and variable drive HSTL output buffers
Available in 165-ball FBGA package (13 × 15 × 1.4 mm)
Offered in both Pb-free and non Pb-free packages
JTAG 1149.1 compatible test access port
Phase-locked loop (PLL) for accurate data placement
Description
Functional Description
The CY7C1246KV18, CY7C1257KV18, CY7C1248KV18, and
CY7C1250KV18 are 1.8 V synchronous pipelined SRAMs
equipped with DDR II+ architecture. The DDR II+ consists of an
SRAM core with advanced synchronous peripheral circuitry.
Addresses for read and write are latched on alternate rising
edges of the input (K) clock. Write data is registered on the rising
edges of both K and K. Read data is driven on the rising edges
of K and K. Each address location is associated with two 8-bit
words (CY7C1246KV18), 9-bit words (CY7C1257KV18), 18-bit
words (CY7C1248KV18), or 36-bit words (CY7C1250KV18) that
burst sequentially into or out of the device.
Asynchronous inputs include an output impedance matching
input (ZQ). Synchronous data outputs (Q, sharing the same
physical pins as the data inputs D) are tightly matched to the two
output echo clocks CQ/CQ, eliminating the need for separately
capturing data from each individual DDR SRAM in the system
design.
All synchronous inputs pass through input registers controlled by
the K or K input clocks. All data outputs pass through output
registers controlled by the K or K input clocks. Writes are
conducted with on-chip synchronous self-timed write circuitry.
Table 1. Selection Guide
450 MHz
450
×8
×9
× 18
× 36
590
590
600
760
400 MHz
400
540
540
550
690
375 MHz
375
520
520
530
660
333 MHz
333
480
480
490
600
Unit
MHz
mA
Maximum operating frequency
Maximum operating current
Note
1. The Cypress QDR II+ devices surpass the QDR consortium specification and can support V
DDQ
= 1.4 V to V
DD
.
Cypress Semiconductor Corporation
Document Number: 001-57834 Rev. *B
198 Champion Court
San Jose
,
CA 95134-1709
408-943-2600
Revised February 24, 2011
[+] Feedback

CY7C1246KV18相似产品对比

CY7C1246KV18 CY7C1248KV18
描述 1M X 36 DDR SRAM, 0.45 ns, PBGA165 1M X 36 DDR SRAM, 0.45 ns, PBGA165
位数 1M 1M
功能数量 1 1
端子数量 165 165
最大工作温度 70 Cel 70 Cel
最小工作温度 0.0 Cel 0.0 Cel
最大供电/工作电压 1.9 V 1.9 V
最小供电/工作电压 1.7 V 1.7 V
额定供电电压 1.8 V 1.8 V
最大存取时间 0.4500 ns 0.4500 ns
加工封装描述 13 × 15 MM, 1.40 MM HEIGHT, 铅 FREE, MO-216, FBGA-165 13 × 15 MM, 1.40 MM HEIGHT, 铅 FREE, MO-216, FBGA-165
无铅 Yes Yes
欧盟RoHS规范 Yes Yes
中国RoHS规范 Yes Yes
状态 ACTIVE ACTIVE
包装形状 矩形的 矩形的
包装尺寸 GRID 阵列, 低 PROFILE GRID 阵列, 低 PROFILE
表面贴装 Yes Yes
端子形式 BALL BALL
端子间距 1 mm 1 mm
端子涂层 锡 银 铜 锡 银 铜
端子位置 BOTTOM BOTTOM
包装材料 塑料/环氧树脂 塑料/环氧树脂
温度等级 COMMERCIAL COMMERCIAL
内存宽度 36 36
组织 1M × 36 1M × 36
存储密度 3.77E7 deg 3.77E7 deg
操作模式 同步 同步
内存IC类型 静态随机存储器 静态随机存储器
串行并行 并行 并行
制作MP3可以不用单片机吗?
我原来搜了许多方案,说自己DIY一个MP3的话必须用到单片机。用来驱动VS1003将MP3文件解码为音频输出。 但是下面淘宝这个东西老板说没有用单片机就可以工作?求大神解析。 急急急http://item ......
mdq123 微控制器 MCU
多芯电缆测试仪的研制
1 引言  种类繁多的通讯电缆、控制电缆在各种仪器和控制设备中大量使用。电缆线是否良好导通、线间绝缘电阻是否满足要求,直接影响到电器设备的正常运行。耐压绝缘电阻是衡量电气绝缘材料性能 ......
测试/测量
CCS编译遇到.out文件未生成
用CCS编译,结果遇到了#10010 errors encountered during linking; "DCO.out" not built DCO 。 其中DOC为我创建的工程名,百度了好久,并没有能解决问题的。 而且我无意中发现,在我的代 ......
sch12290010 微控制器 MCU
可重构多核处理器
可重构技术的基本特征和实现方法 (在多核处理器中的应用) 可重构多核处理器的发展现状...
笑哈哈 嵌入式系统
怎么解除the object is part of a locked union
如题,移动一个元器件的时候显示下图,多个元器件被锁定到一起移动,怎么解除这种锁定 ...
放开那个鸡腿 PCB设计
瑞萨电子设计大赛-自动化控制盒三
R7F0C809点亮一个LED灯 拿到开发板这么久了,今天让我们来学习一下如何点亮一个LED灯吧。 大家可能都会发现,在安装CubeSuite+后会没有发现我们这R7F0C809的这个IC,那么这个方法应该如何 ......
liaoyuanhong 瑞萨MCU/MPU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2856  2826  2056  569  2331  26  24  23  48  12 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved