电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

2225N562K102LBT

产品描述Ceramic Capacitor, Multilayer, Ceramic, 1000V, 10% +Tol, 10% -Tol, C0G, 30ppm/Cel TC, 0.0056uF, Through Hole Mount, RADIAL LEADED
产品类别无源元件    电容器   
文件大小50KB,共2页
制造商Knowles
官网地址http://www.knowles.com
下载文档 详细参数 全文预览

2225N562K102LBT概述

Ceramic Capacitor, Multilayer, Ceramic, 1000V, 10% +Tol, 10% -Tol, C0G, 30ppm/Cel TC, 0.0056uF, Through Hole Mount, RADIAL LEADED

2225N562K102LBT规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称Knowles
包装说明,
Reach Compliance Codecompli
电容0.0056 µF
电容器类型CERAMIC CAPACITOR
介电材料CERAMIC
制造商序列号2225
安装特点THROUGH HOLE MOUNT
多层Yes
负容差10%
端子数量2
最高工作温度125 °C
最低工作温度-55 °C
封装形状RECTANGULAR PACKAGE
包装方法TR
正容差10%
额定(直流)电压(URdc)1000 V
表面贴装NO
温度特性代码C0G
温度系数-/+30ppm/Cel ppm/°C
端子形状WIRE

文档预览

下载PDF文档
NEW RADIAL LEADED
PRODUCT OFFERING-COMMERCIAL
NOVACAP High Voltage (RoHS compliant) Radial Leaded Capacitors are available in COG, X7R and X8R
characteristics. Conformal coating and lead mounting provide a rugged configuration for optimum per-
formance, with high capacitance efficiency per KV rating. Units are designed for commercial/industrial use
to 5 KV, with application in power supply and voltage multiplier circuits. High reliability versions with
restricted capacitance ranges are also available. Please refer to other NOVACAP literature, or consult the
factory.
LEAD CONFIGURATION AND SIZE OPTIONS
W
W
H
LEAD STYLE
H
HS
LEAD STYLE
LE
P
L
P
LB
S
W
H
HS
P
L
102K
2000V
og
es
l
3
iz
S
ta
4
S
a
l
&
C
na
e
2
W
e
4
io
S
LEAD STYLE
i t
HS
H
d
d
LD
&
LQ
A
P
o r
1 0 3 K
AVAILABLE
F
LD IN
1
SIZES
000V
0805
1206
1210
LQ -1206 only
S
AVAILABLE
IN SIZES
0805
1812
a
P
es
g
L
AVAILABLE
IN SIZE
2225
LEAD STYLE
LR
AVAILABLE
IN SIZE
1206
L
S
LEAD STYLE
LE
0805
.150 (3.81)
.150 (3.81)
.100 (2.54)
.200 (5.08)
.100 (2.54)
.020 (0.51)
1.00 (25.4)
.060 (1.50)
LD
0805
.150 (3.81)
.150 (3.81)
.100 (2.54)
.250 (6.35)
.200 (5.08)
.020 (0.51)
1.00 (25.4)
.060 (1.50)
LR
1206
.200 (5.08)
.150 (3.81)
.125 (3.18)
.250 (6.35)
.100 (2.54)
.020 (0.51)
1.00 (25.4)
.060 (1.50)
LD
1206
.200 (5.08)
.150 (3.81)
.125 (3.18)
.250 (6.35)
.200 (5.08)
.020 (0.51)
1.00 (25.4)
.060 (1.50)
LQ
1206
.200 (5.08)
.150 (3.81)
.125 (3.18)
.250 (6.35)
.250 (6.35)
.020 (0.51)
1.00 (25.4)
.060 (1.50)
LD
1210
.200 (5.08 )
.200 (5.08)
.175 (4.45)
.300 (7.62)
.200 (5.08)
.020 (0.51)
1.00 (25.4)
.060 (1.50)
LE
1812
.300 (7.62)
.250 (6.35)
.200 (5.08)
.350 (8.89)
.200 (5.08)
.020 (0.51)
1.00 (25.4)
.060 (1.50)
LB
2225
.350 (8.89)
.350 (8.89)
.200 (5.08)
.500 (12.70)
.200 (5.08)
.020 (0.51)
1.00 (25.4)
.060 (1.50)
SIZE
W MAX.
H MAX.
T MAX.
HS MAX.
S +/- .020
LD +/- .002
L MIN.
P MAX.
Dimensions in inches; bracketed dimensions in millimeters.
56
www.
N O V A C A P
. com
altera opencl sdk 的license
求问各位大神,怎么下载altera opencl sdk 的license?本科做毕设,急求! 还有,如果用Linux系统的话,哪些开发板支持opencl? ...
moningWYL FPGA/CPLD
同步设计的FPGA程序关于时钟约束的问题
同步设计的FPGA程序关于时钟约束的问题? 在设计过程需呀关注几个问题, 要求整个设计要跑到多少时钟? 问题是,这个规则怎么设计?简单的说比如,系统最大要求时钟是50MHZ, 那么我们做的 ......
eeleader FPGA/CPLD
FPGA加密方案
FPGA加密方案QQ:344383284 ...
阿里波特 工业自动化与控制
FPGA设计总结-回顾!
1)FPGA和其他电路的接口部分的时序要处理好,要考虑到信号进入FPGA之前的线路延迟.要想清楚进入FPGA的数据和时钟的相位关系. 2) 若FPGA设计中,有全数字锁相环,那么要用示波器测试一下全数字锁相 ......
eeleader FPGA/CPLD
个人想的传感器的趋势
个人觉得后续传感器的趋势: (1) 联网化 (2) 人工智能与专家系统化 (3) 自发电化 希望大家发表意见...
besk 传感器
【2021一起践行】回首2020,展望2021
想起要在京东买点东西,然后想起了论坛的E金币,然后打开了EE,兑换了下E金币。哈哈,看了下自己的贴子,最新在9月份的时候发的贴子。没想到就这么3个多月过去了,时间过得有点快,也过得有点 ......
RCSN 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2735  2772  350  1760  259  17  21  42  4  1 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved