J-K Flip-Flop, 2-Func, Positive Edge Triggered, CMOS, CDIP16,
参数名称 | 属性值 |
是否Rohs认证 | 不符合 |
厂商名称 | Aeroflex |
包装说明 | DIP, DIP16,.3 |
Reach Compliance Code | unknow |
JESD-30 代码 | R-XDIP-T16 |
JESD-609代码 | e0 |
逻辑集成电路类型 | J-K FLIP-FLOP |
最大I(ol) | 0.0001 A |
功能数量 | 2 |
端子数量 | 16 |
最高工作温度 | 125 °C |
最低工作温度 | -55 °C |
封装主体材料 | CERAMIC |
封装代码 | DIP |
封装等效代码 | DIP16,.3 |
封装形状 | RECTANGULAR |
封装形式 | IN-LINE |
电源 | 5 V |
Prop。Delay @ Nom-Su | 27 ns |
认证状态 | Not Qualified |
筛选级别 | 38535V;38534K;883S |
标称供电电压 (Vsup) | 5 V |
表面贴装 | NO |
技术 | CMOS |
温度等级 | MILITARY |
端子面层 | Tin/Lead (Sn/Pb) |
端子形式 | THROUGH-HOLE |
端子节距 | 2.54 mm |
端子位置 | DUAL |
总剂量 | 100k Rad(Si) V |
触发器类型 | POSITIVE EDGE |
电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved