电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CTDIP2012T2455AF

产品描述Multi-layer Diplexer
文件大小503KB,共2页
制造商CT [ Central Technologies ]
下载文档 选型对比 全文预览

CTDIP2012T2455AF概述

Multi-layer Diplexer

文档预览

下载PDF文档
Multi-layer Diplexer
ctparts.com
SPECIFICATIONS
CTDIP2012F
Series
2.4 GHz to 5.5 GHz
Not shown at actual size.
Part Number
Frequency
(MHz)
2400-2500
Instertion Loss
(dB Max.)
0.7
0.9
0.7
Attenuation
(dB Min.)
20dB @ 4.9-5.87GHz
25dB @ 2.4-2.5GHz
20dB @ 4.8-6.0GHz
18dB @ 7.2-7.5GHz
20dB @ 2.4-2.5GHz
15dB @ 10.3-10.7GHz
CTDIP2012T2455AF
4900-5875
2400-2500
CTDIP2012T2455BF
4900-5875
1
Compliant
RoHS
CTDIP2012T2455AF PAD LAYOUT DIMENSIONS
Size
mm
inches
D1
0.35±0.1
0.014±0.0039
D2
0.35±0.1
0.014±0.0039
D3
0.8±0.1
0.031±0.0039
D4
0.65±0.1
0.025±0.0039
D4
CHARACTERISTICS
Description:
Multi-layer Chip Diplexer
Applications:
2.4GHz/5 GHz Dual-Band WLAN
Packaging:
Tape & Reel
Polarity Marking:
Marking is on the upper surface of the unit
Additional Information:
Additional electrical & physical
information available upon request
Samples available. See website for ordering information.
D1 D3
D2
Ps: Line width base on 50Ω Impedance
CTDIP2012T2455BF PAD LAYOUT DIMENSIONS
Size
mm
inches
D1
0.35±0.1
0.014±0.0039
FEATURES
- Miniaturized
- Low insertion loss
- High rejection at lower stop band and 2nd harmonic band
D2
0.75±0.1
0.029±0.0039
D3
0.35±0.1
0.014±0.0039
D4
0.65±0.1
0.025±0.0039
D4
D1
D3
D2
Ps: Line width base on 50Ω Impedance
03.20.07
Technologies
Manufacturer of Passive and Discrete Semiconductor Components
800-684-5322
Inside US
949-453-1811
Outside US
Copyright © 2007 by CT Magnetics, DBA Central Technologies. All rights reserved.
CT Magnetics reserves the right to make improvements or change specifications without notice
CENTRAL

CTDIP2012T2455AF相似产品对比

CTDIP2012T2455AF CTDIP2012F CTDIP2012T2455BF
描述 Multi-layer Diplexer Multi-layer Diplexer Multi-layer Diplexer
分享fpga资料!!
fpga好资料!...
尧之裔 FPGA/CPLD
STM32的ADC使用DMA方式时数据被篡改
最近测试时发现STM32的ADC使用DMA方式读到的数据会出现下边的情况 开始怀疑是外界信号产生的高频干扰,经过几天的测试发现这个其实是DMA输出的内存数据中间被插入了额外的数据 通过第二张 ......
littleshrimp stm32/stm8
raw-os 已经更新到1091 版本
raw-os 已经更新到1091 版本,请到官网下载: http://www.raw-os.org/Download.html 修正记录请参考: https://github.com/jorya/raw-os ...
jorya_txj 嵌入式系统
关于PLL被优化的问题
我用PLL产生6个分频,但是同一时间只能使用一个分频时钟,quartus将其他没使用的分频时钟优化掉了,只布线了一个时钟,请问有没有办法不让quartus优化掉暂不使用的时钟呢?...
zhenpeng25 FPGA/CPLD
ECG十个电极和12导联
ECG十个电极和12导联 1.对ECG获取心电图信息不是很了解,ECG只有十个电极为什么称作12导联?电极和导联之间有什么关联? 2.什么叫做右脚驱动?为什么不能用左脚? 3.除了P ......
QWE4562009 测试/测量
想学习一下C6416 有没有什么经典的书籍 介绍这个的
做图像处理 用C6416 想问一下 有没有什么经典的书籍朱门介绍这个芯片以及怎么用的...
wufawutian8866 DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2831  2226  954  1028  2736  47  6  17  34  2 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved