电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CTDD2709SF-1215-D1K-2

产品描述2-OUTPUT 2 W DC-DC REG PWR SUPPLY MODULE
产品类别电源/电源管理    电源电路   
文件大小209KB,共2页
制造商CT [ Central Technologies ]
标准
下载文档 详细参数 全文预览

CTDD2709SF-1215-D1K-2概述

2-OUTPUT 2 W DC-DC REG PWR SUPPLY MODULE

CTDD2709SF-1215-D1K-2规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称CT [ Central Technologies ]
零件包装代码SFM
包装说明ROHS COMPLIANT, PLASTIC PACKAGE-10/5
针数10/5
Reach Compliance Codecompli
ECCN代码EAR99
其他特性-15V OUTPUT ALSO AVAILABLE
模拟集成电路 - 其他类型DC-DC REGULATED POWER SUPPLY MODULE
最大输入电压12.4 V
最小输入电压11.4 V
标称输入电压12 V
JESD-30 代码R-PSMA-P5
最大负载调整率1%
功能数量1
输出次数2
端子数量5
最高工作温度71 °C
最低工作温度-40 °C
最大输出电压15.45 V
最小输出电压14.55 V
标称输出电压15 V
封装主体材料PLASTIC/EPOXY
封装形状RECTANGULAR
封装形式MICROELECTRONIC ASSEMBLY
峰值回流温度(摄氏度)NOT SPECIFIED
认证状态Not Qualified
表面贴装NO
技术HYBRID
温度等级OTHER
端子形式PIN/PEG
端子位置SINGLE
处于峰值回流温度下的最长时间NOT SPECIFIED
最大总功率输出2 W
微调/可调输出NO
Base Number Matches1

文档预览

下载PDF文档
DC/DC Converters
ctparts.com
SPECIFICATIONS
CTDD2709SF-D1K-2 Series
Fixed Input Isolated & Regulated
2W Output, Dual Output
Part
Number
CTDD2709SF-0505-D1K-1W5
CTDD2709SF-0509-D1K-2
CTDD2709SF-0512-D1K-2
CTDD2709SF-0515-D1K-2
CTDD2709SF-1205-D1K-1W5
CTDD2709SF-1209-D1K-2
CTDD2709SF-1212-D1K-2
CTDD2709SF-1215-D1K-2
CTDD2709SF-2405-D1K-1W5
CTDD2709SF-2409-D1K-2
CTDD2709SF-2412-D1K-2
CTDD2709SF-2415-D1K-2
Vin
Nom.
(VDC)
5
5
5
5
12
12
12
12
24
24
24
24
Input Range
(VDC)
4.75-5.25
4.75-5.25
4.75-5.25
4.75-5.25
11.4-12.4
11.4-12.4
11.4-12.4
11.4-12.4
22.8-25.2
22.8-25.2
22.8-25.2
22.8-25.2
Vout
(VDC)
±5
±9
±12
±15
±5
±9
±12
±15
±5
±9
±12
±15
Iout
Max.
(mA)
±150
±100
±83
±67
±150
±100
±83
±67
±150
±100
±83
±67
Iout
Min.
(mA)
±15
±10
±9
±7
±15
±10
±9
±7
±15
±10
±9
±7
Effi.
Typ.
(%)
70
72
72
73
70
71
72
74
71
72
73
73
Not shown at actual size.
Compliant
RoHS
ISOLATION SPECIFICATIONS
Item
Isolation Voltage
Isolation Resistance
Test Condition
Tested for 1 minute
Test at 500VDC
MIN
1000
1000
TYP
MAX
Units
VDC
OUTPUT SPECIFICATIONS
Item
Output Power
Test Condition
For Vin change of ±5%
10% to 100% full load
100% full load
100% full load
20MHz bandwidth
20MHz bandwidth
Full load, nominal input
20
75
75
MIN
0.2
TYP
MAX
2
0.25
1
±3
0.03
30
150
Units
W
%
%
%
%/°C
mVp-p
mVp-p
KHz
FEATURES
Efficiency:
To 74%
Temperature Range:
-40°C to 85°C
Isolation:
1KVDC
Package:
UL94-V0
Miscellaneous:
Dual Output. No heat sink required. No external
component required. Industry standard pinout. Power density
0.76W/cm
3
. Custom service available.
Samples available.
Line regulation
Load regulation
Output voltage accuracy
Temperature drift
Output ripple
Output noise
Switching frequency
Note:
1. All specifications measured at TA=25°C, humidity<75%, nominal input voltage and rated output load
unless otherwise specified.
TYPICAL CHARACTERISTICS
CHARACTERISTICS
Short Circuit Protection:
1 second
Temperature Rise at Full Load:
25°C Max. 15°C Typ.
Cooling:
Free air convection
Operating Temperature Range:
-40°C to +85°C
Storage Temperature Range:
-55°C to +125°C
Lead Temperature:
300°C (1.5mm from case for 10 seconds)
Storage Humidity Range:
< 95%
Case Material:
Plastic (UL94-V0)
MTBF:
>3,500,000 hours
Miscellaneous:
RoHS Compliant.
120
Output Power (%)
100
80
60
40
20
0
-40
0
120
40
71 85
Ambient Temperature (°C)
Safe Operating Area
11.21.06
Technologies
Manufacturer of Passive and Discrete Semiconductor Components
800-684-5322
Inside US
949-453-1811
Outside US
Copyright © 2006 by CT Magnetics, DBA Central Technologies. All rights reserved.
CT Magnetics reserves the right to make improvements or change specifications without notice
CENTRAL
Cyclone V试用心得五:编程时居然没Cyclone V器件
本来这篇早就应该写了,但我在下载RAM测试的sof文件时,却没有Cyclone V器件,一个都没有,后来我在网上收到,原来是得安装12.0插件。我到ALTERA网站上下了插件600多M,可是我装上后,运行12.0时 ......
ddllxxrr FPGA/CPLD
dsdfsdaf
dfasdfasdfdsa...
whplcyz 嵌入式系统
MSP430F1232 串口通讯 发数据 定义数组问题
MSP430F1232 串口通讯 发数据 发送128字节数组 接收134字节数组 定义在RAM中装不下怎么办,有没有其它的办法啊? 另外需要分别保存三组接收到134字节中的从第四位开始的128个字节的数组 保存 ......
wodedaqianjin 微控制器 MCU
在Zstack的协调器上实现看门狗
现在我的协调器不能停止,因为它是联系整个zigbee网络和上位主控的“交通枢纽”,主控对下面的zigbee网络设备的状态信息都从这个协调器获取,所以不能停止它。即使死了,也要有个看门狗来重启它 ......
tanqiuwei 无线连接
时序问题
FIFO 的PRO_FULL 信号工作一段时间后信号一直无效,用chipscope看了WR信号一直有写,可以肯定是写到了设定值。为什么出现这种情况?写入时钟为 108Mhz,FIFO为V9.1 .另外有时候修改一点不是很相 ......
nonghero FPGA/CPLD
我出来晒晒
:Q快来拍砖...
毛承玲 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2205  1802  307  970  2435  5  57  24  43  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved