电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CDHV2512BF2005J2500FS2

产品描述High Voltage Chip Divider
文件大小105KB,共3页
制造商Vishay(威世)
官网地址http://www.vishay.com
下载文档 全文预览

CDHV2512BF2005J2500FS2概述

High Voltage Chip Divider

文档预览

下载PDF文档
CDHV 2512
Vishay Techno
High Voltage Chip Divider
FEATURES
High voltage up to 3000 volts
Outstanding Stability
Typical resistance ratios of 250:1, 500:1, etc
Flow solderable
Tape & Reel packaging available
Top and Wraparound termination
Nickel Barrier available
ELECTRICAL SPECIFICATIONS
Resistance range:
1 MΩ to 20 GΩ
Resistance tolerance:
± 1 % to ± 20 %
Power rating:
See table
Voltage coefficient:
See table
Temperature coefficient:
See table
Ratio tracking:
See table
MECHANICAL SPECIFICATIONS
Construction:
96 % alumina substrate with proprietary
cermet resistance element and specified termination
material.
ENVIRONMENTAL SPECIFICATIONS
Operating temperature:
- 55 °C to + 150 °C
Life:
Less than 0.5 % change when tested at full rated power
(Reference only: Not for all values specified. Consult factory for
value.)
STANDARD ELECTRICAL SPECIFICATIONS
RESISTANCE (OHMS)
20 M - 20 G
POWER RATING (MW)
Contact Factory
VOLTAGE RATING (V MAX)
3000
VOLTAGE & TEMPERATURE COEFFICIENTS OF RESISTANCE CHART TYPICAL
RESISTANCE (OHMS)
20 M
150 M
800 M
20 G
RATIO (TYPICAL)
250:1
300:1
300:1
700:1
VCR (PPM/V)
5
5
10
90
TCR
(PPM/°C) - 55 °C to + 150 °C
260
80
50
160
RATIO TRACKING (PPM/°C)
RESISTANCE (OHMS)
20 M
150 M
800 M
20 G
*** Contact Factory for other Ratio’s
RATIO (TYPICAL)
250:1
300:1
300:1
700:1
COLD (+ 25 °C to - 50 °C)
5
5
10
90
HOT (+ 25 °C to + 150 °C)
260
80
50
160
Document Number: 68020
Revision: 18-Nov-05
www.vishay.com
1
【年终总结】——不平凡的2016
本帖最后由 不足论 于 2016-12-25 17:18 编辑 由于最近比较忙,所以文章写得较晚。 275195今天12月25号,算算时间,毕业2年半了,这一年也是自己工程师生涯的一个分水岭,16年年初,开始计 ......
不足论 聊聊、笑笑、闹闹
FRDM-KW41Z相关资料链接
本帖最后由 freebsder 于 2017-3-29 13:26 编辑 KW41Z数据手册 KW41Z用户手册 FRDM-KW41Z用户手册 KinetisKW41Z Connectivity Software BluetoothDeveloper Studio Plug-In KW4关于BLE ......
freebsder NXP MCU
TI电源技巧:电流模式控制简化了对降压LED稳压器的补偿
通过较高的输入电压来调节LED中的电流,最有效的方法是使用一个同步降压稳压器。这可以通过一个集成场效应晶体管(FET),峰值电流模式控制器轻松实现。在峰值电流模式控制中,COMP电压(经 ......
qwqwqw2088 模拟与混合信号
关于Output Update Rate的问题
最近在用AD7716做数据采集,数据手册上说Output Update Rate最高2232Hz,这个芯片是4通道的,是说每秒有2232组数据(每组数据量:每通道4字节x4=16字节)输出吗,我用TI的969B根本采不过来呀...
逍遥书生 ADI 工业技术
手把手教你学CPLD/FPGA与单片机联合设计
作者从2009年1月起,在《电子世界》杂志上连载了《手把手教你学CPLD/FPGA设计》讲座。《手把手教你学CPLD/FPGA与单片机联合设计》以此为蓝本,另外增加了大量的篇幅与实验例子进行充实。此外, ......
arui1999 下载中心专版
中文版Verilog HDL简明教程.
中文版Verilog HDL简明教程..chm...
super红红55 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2011  1107  2450  333  456  41  23  50  7  10 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved