电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

A54SX16P-1PQ208I

产品描述FPGA, 1452 CLBS, 16000 GATES, 320 MHz, PQFP208
产品类别半导体    可编程逻辑器件   
文件大小363KB,共57页
制造商ETC1
下载文档 详细参数 全文预览

A54SX16P-1PQ208I在线购买

供应商 器件名称 价格 最低购买 库存  
A54SX16P-1PQ208I - - 点击查看 点击购买

A54SX16P-1PQ208I概述

FPGA, 1452 CLBS, 16000 GATES, 320 MHz, PQFP208

现场可编程门阵列, 1452 CLBS, 16000 门, 320 MHz, PQFP208

A54SX16P-1PQ208I规格参数

参数名称属性值
端子数量208
最小工作温度-55 Cel
最大工作温度125 Cel
加工封装描述PLASTIC, MO-143, QFP-208
each_compliYes
状态Active
可编程逻辑类型FIELD PROGRAMMABLE GATE ARRAY
clock_frequency_max320 MHz
一个CLB模块最大延时0.7000 ns
jesd_30_codeS-PQFP-G208
jesd_609_codee0
moisture_sensitivity_level3
可配置逻辑模块数量1452
等效门电路数量16000
组织1452 CLBS, 16000 GATES
包装材料PLASTIC/EPOXY
ckage_codeFQFP
包装形状SQUARE
包装尺寸FLATPACK, FINE PITCH
eak_reflow_temperature__cel_225
qualification_statusCOMMERCIAL
seated_height_max4.1 mm
额定供电电压3.3 V
最小供电电压3 V
最大供电电压3.6 V
表面贴装YES
工艺CMOS
温度等级MILITARY
端子涂层TIN LEAD
端子形式GULL WING
端子间距0.5000 mm
端子位置QUAD
ime_peak_reflow_temperature_max__s_30
length28 mm
width28 mm
dditional_featureCAN ALSO BE OPERATED AT 5V; 24000 SYSTEM GATES ALSO AVAILABLE

文档预览

下载PDF文档
v3.1
54SX Family FPGAs
Le a di ng E dg e P er f or m a nc e
F ea t u r es
• 320 MHz Internal Performance
• 3.7 ns Clock-to-Out (Pin-to-Pin)
• 0.1 ns Input Set-Up
• 0.25 ns Clock Skew
Sp e ci f ic at ion s
• 66 MHz PCI
• CPLD and FPGA Integration
• Single Chip Solution
• 100% Resource Utilization with 100% Pin Locking
• 3.3V Operation with 5.0V Input Tolerance
• Very Low Power Consumption
• Deterministic, User-Controllable Timing
• Unique In-System Diagnostic and Debug capability with
Silicon Explorer II
• Boundary Scan Testing in Compliance with IEEE Standard
1149.1 (JTAG)
• Secure Programming Technology Prevents Reverse
Engineering and Design Theft
• 12,000 to 48,000 System Gates
• Up to 249 User-Programmable I/O Pins
• Up to 1080 Flip-Flops
• 0.35µ CMOS
S X P r od u c t P ro fi l e
A54SX08
Capacity
Typical Gates
System Gates
Logic Modules
Combinatorial Cells
Register Cells (Dedicated Flip-Flops)
Maximum User I/Os
Clocks
JTAG
PCI
Clock-to-Out
Input Set-Up (External)
Speed Grades
Temperature Grades
Packages (by pin count)
PLCC
PQFP
VQFP
TQFP
PBGA
FBGA
8,000
12,000
768
512
256
130
3
Yes
3.7 ns
0.8 ns
Std, –1, –2, –3
C, I, M
84
208
100
144, 176
144
A54SX16
16,000
24,000
1,452
924
528
175
3
Yes
3.9 ns
0.5 ns
Std, –1, –2, –3
C, I, M
208
100
176
A54SX16P
16,000
24,000
1,452
924
528
175
3
Yes
Yes
4.4 ns
0.5 ns
Std, –1, –2, –3
C, I, M
208
100
144, 176
A54SX32
32,000
48,000
2,880
1800
1,080
249
3
Yes
4.6 ns
0.1 ns
Std, –1, –2, –3
C, I, M
208
144, 176
313, 329
June 2003
1
© 2003 Actel Corporation
AT32F425-测评报告-自己新建空工程02
简述 本系列是基于雅特力-AT32F425R8T7-7开发板的测评报告 596236 自己新建空工程 为什么要做这个事? 如下图所示,官方给的例程,如led_toggle,这个文件夹并非一个完整 ......
维尔瓦 国产芯片交流
【STVD+COSMIC】编译超奇怪的问题
来段代码先: u16 tempqq; //初始化USRT (9600,8,n,1) void UARTInit(void) { u8 dummy = 0;//初始化串口使用的临时变量 dummy = UART1->SR; dummy = UART1->DR; //使用内部高 ......
bobowoya stm32/stm8
新手想进嵌入式开发。望高手给点指点。仅剩的100分散出。
本人现在大三了,还有1年多时间毕业。 熟悉C/C++编程,汇编学习中,基础的东西如数据结构算法都比较熟悉。但没有做实际产品的经验,像MFC,QT就没怎么玩过。准备学QT中。。。 现在想进入嵌入 ......
coveyniu 嵌入式系统
使用定时器实现80c51占空比
我是初学者,对于如何使用定时器实现80c51的占空比不懂,老师还要求使用c语言编写程序更是一头雾水,请求帮助 谢谢 ...
ghjkl 嵌入式系统
browser information of one or more files is not available doing a project rebuil
本帖最后由 ienglgge 于 2015-1-25 22:51 编辑 win8系统,keil4 编译过程出现 “browser information of one or more files is not available .\USER_CODE\test.c doing a project rebuild ......
ienglgge 51单片机
usb client driver
我用的pxa270,wince6.0与PC机同步使用usb-serial,还是usb-RNDIS,注册表怎么设呢?还有在硬件设计上,我们没有接正5伏,只接了D+,D-,和地线,D+是接了GPIO的,我要用ms的bsp的话,需要做哪些处 ......
jb2680 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 212  1199  1772  2313  2179  9  17  23  30  18 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved