电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

A54SX08-1TQ208I

产品描述FPGA, 1452 CLBS, 16000 GATES, 320 MHz, PQFP208
产品类别半导体    可编程逻辑器件   
文件大小363KB,共57页
制造商ETC1
下载文档 详细参数 全文预览

A54SX08-1TQ208I概述

FPGA, 1452 CLBS, 16000 GATES, 320 MHz, PQFP208

现场可编程门阵列, 1452 CLBS, 16000 门, 320 MHz, PQFP208

A54SX08-1TQ208I规格参数

参数名称属性值
端子数量208
最小工作温度-55 Cel
最大工作温度125 Cel
加工封装描述PLASTIC, MO-143, QFP-208
each_compliYes
状态Active
可编程逻辑类型FIELD PROGRAMMABLE GATE ARRAY
clock_frequency_max320 MHz
一个CLB模块最大延时0.7000 ns
jesd_30_codeS-PQFP-G208
jesd_609_codee0
moisture_sensitivity_level3
可配置逻辑模块数量1452
等效门电路数量16000
组织1452 CLBS, 16000 GATES
包装材料PLASTIC/EPOXY
ckage_codeFQFP
包装形状SQUARE
包装尺寸FLATPACK, FINE PITCH
eak_reflow_temperature__cel_225
qualification_statusCOMMERCIAL
seated_height_max4.1 mm
额定供电电压3.3 V
最小供电电压3 V
最大供电电压3.6 V
表面贴装YES
工艺CMOS
温度等级MILITARY
端子涂层TIN LEAD
端子形式GULL WING
端子间距0.5000 mm
端子位置QUAD
ime_peak_reflow_temperature_max__s_30
length28 mm
width28 mm
dditional_featureCAN ALSO BE OPERATED AT 5V; 24000 SYSTEM GATES ALSO AVAILABLE

文档预览

下载PDF文档
v3.1
54SX Family FPGAs
Le a di ng E dg e P er f or m a nc e
F ea t u r es
• 320 MHz Internal Performance
• 3.7 ns Clock-to-Out (Pin-to-Pin)
• 0.1 ns Input Set-Up
• 0.25 ns Clock Skew
Sp e ci f ic at ion s
• 66 MHz PCI
• CPLD and FPGA Integration
• Single Chip Solution
• 100% Resource Utilization with 100% Pin Locking
• 3.3V Operation with 5.0V Input Tolerance
• Very Low Power Consumption
• Deterministic, User-Controllable Timing
• Unique In-System Diagnostic and Debug capability with
Silicon Explorer II
• Boundary Scan Testing in Compliance with IEEE Standard
1149.1 (JTAG)
• Secure Programming Technology Prevents Reverse
Engineering and Design Theft
• 12,000 to 48,000 System Gates
• Up to 249 User-Programmable I/O Pins
• Up to 1080 Flip-Flops
• 0.35µ CMOS
S X P r od u c t P ro fi l e
A54SX08
Capacity
Typical Gates
System Gates
Logic Modules
Combinatorial Cells
Register Cells (Dedicated Flip-Flops)
Maximum User I/Os
Clocks
JTAG
PCI
Clock-to-Out
Input Set-Up (External)
Speed Grades
Temperature Grades
Packages (by pin count)
PLCC
PQFP
VQFP
TQFP
PBGA
FBGA
8,000
12,000
768
512
256
130
3
Yes
3.7 ns
0.8 ns
Std, –1, –2, –3
C, I, M
84
208
100
144, 176
144
A54SX16
16,000
24,000
1,452
924
528
175
3
Yes
3.9 ns
0.5 ns
Std, –1, –2, –3
C, I, M
208
100
176
A54SX16P
16,000
24,000
1,452
924
528
175
3
Yes
Yes
4.4 ns
0.5 ns
Std, –1, –2, –3
C, I, M
208
100
144, 176
A54SX32
32,000
48,000
2,880
1800
1,080
249
3
Yes
4.6 ns
0.1 ns
Std, –1, –2, –3
C, I, M
208
144, 176
313, 329
June 2003
1
© 2003 Actel Corporation
Multisim 作用有多大??
212491 其实很弱,自己在模拟方面{:1_146:},大二学模拟电路的时候,听说了这个工具-- Multisim ,在之前使用过 proteus 软件做过51的仿真。其实自己当时也不知道 proteus和multisim的区别 ......
574433742 模拟电子
“TI杯”赛后交流群
大学快结束了,把自己的东西拿出来和大家分享一下,一起交流一下,未必不是一件快事。。。。 群名:“TI杯”赛后交流群 群号:130252614...
亚洲星风 微控制器 MCU
请问,光纤测试应选择什么样的波长?
老大,光纤测试时应该使用什么样的波长测试,我们使用江苏亨通光电的光缆,G.652,用1310还是1550的,谢谢.我用1310测试80多公里的线路要3分钟的时间,脉冲宽度选20us,勉强测试出曲线,用1550的15秒,脉 ......
t18sc7858 无线连接
匹配滤波器的物理解释
滤波器是一种选频装置,可以使信号中特定的频率成分通过,而极大地衰减其它频率成分。在测试装置中,利用滤波器的这种选频作用,可以滤除干扰噪声或进行频谱分析。广义地讲,任何一种信息 ......
Aguilera DSP 与 ARM 处理器
【测评SGP40】4、zynq +SVM40
这一篇我开始通过zynq开发板连接SEK-SVM40平台,读取温湿度及VOC-index值 首先搭建环境:建立VIVADO 工程,添加zynq最小系统核,设置PS端口Uart 0 和Uart 1 530164530165 编译生成PL端 ......
打破传统 传感器
发改委油价调整最新等效电路
几年来,关于发改委油价调整的等效电路一直采用下图: 227892 该图形象的表示了当适合涨价条件时发改委采用D1通路可以快速涨价,当降价时则采用R1通路缓慢降价。 可是,昨天规则改变了,发 ......
qwqwqw2088 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1193  2926  2129  2673  1683  27  36  32  26  23 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved