电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

A42MX24-3PQ208M

产品描述FPGA, 912 CLBS, 36000 GATES, PQFP208
产品类别可编程逻辑器件    可编程逻辑   
文件大小7MB,共142页
制造商Microsemi
官网地址https://www.microsemi.com
下载文档 详细参数 全文预览

A42MX24-3PQ208M概述

FPGA, 912 CLBS, 36000 GATES, PQFP208

现场可编程门阵列, 912 CLBS, 36000 门, PQFP208

A42MX24-3PQ208M规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称Microsemi
包装说明FQFP,
Reach Compliance Codeunknow
ECCN代码3A001.A.2.C
其他特性CAN ALSO BE OPERATED AT 3.3V I/O SUPPLY
CLB-Max的组合延迟2 ns
JESD-30 代码S-PQFP-G208
JESD-609代码e0
长度28 mm
湿度敏感等级3
可配置逻辑块数量912
等效关口数量36000
端子数量208
最高工作温度125 °C
最低工作温度-55 °C
组织912 CLBS, 36000 GATES
封装主体材料PLASTIC/EPOXY
封装代码FQFP
封装形状SQUARE
封装形式FLATPACK
峰值回流温度(摄氏度)225
可编程逻辑类型FIELD PROGRAMMABLE GATE ARRAY
认证状态Not Qualified
座面最大高度4.1 mm
最大供电电压5.5 V
最小供电电压4.5 V
标称供电电压5 V
表面贴装YES
技术CMOS
温度等级MILITARY
端子面层Tin/Lead (Sn/Pb)
端子形式GULL WING
端子节距0.5 mm
端子位置QUAD
处于峰值回流温度下的最长时间30
宽度28 mm

文档预览

下载PDF文档
Revision 11
40MX and 42MX FPGA Families
Features
High Capacity
Single-Chip ASIC Alternative
3,000 to 54,000 System Gates
Up to 2.5 kbits Configurable Dual-Port SRAM
Fast Wide-Decode Circuitry
Up to 202 User-Programmable I/O Pins
5.6 ns Clock-to-Out
250 MHz Performance
5 ns Dual-Port SRAM Access
100 MHz FIFOs
7.5 ns 35-Bit Address Decode
HiRel Features
Commercial, Industrial, Automotive,
Temperature Plastic Packages
and
Military
Commercial, Military Temperature, and MIL-STD-883
Ceramic Packages
QML Certification
Ceramic Devices Available to DSCC SMD
Mixed-Voltage Operation (5.0V or 3.3V for core and
I/Os), with PCI-Compliant I/Os
Up to 100% Resource Utilization and 100% Pin Locking
Deterministic, User-Controllable Timing
Unique In-System Diagnostic and Verification Capability
with Silicon Explorer II
Low Power Consumption
IEEE Standard 1149.1 (JTAG) Boundary Scan Testing
Ease of Integration
High Performance
Product Profile
Device
Capacity
System Gates
SRAM Bits
Logic Modules
Sequential
Combinatorial
Decode
Clock-to-Out
SRAM Modules
(64x4 or 32x8)
Dedicated Flip-Flops
Maximum Flip-Flops
Clocks
User I/O (maximum)
PCI
Boundary Scan Test (BST)
Packages (by pin count)
PLCC
PQFP
VQFP
TQFP
CQFP
PBGA
A40MX02
3,000
295
9.5 ns
147
1
57
44, 68
100
80
A40MX04
6,000
547
9.5 ns
273
1
69
44, 68, 84
100
80
A42MX09
14,000
348
336
5.6 ns
348
516
2
104
84
100, 160
100
176
A42MX16
24,000
624
608
6.1 ns
624
928
2
140
84
100, 160, 208
100
176
A42MX24
36,000
954
912
24
6.1 ns
954
1,410
2
176
Yes
Yes
84
160, 208
176
A42MX36
54,000
2,560
1,230
1,184
24
6.3 ns
10
1,230
1,822
6
202
Yes
Yes
208, 240
208, 256
272
May 2012
© 2012 Microsemi Corporation
i
老婆的日记,看了你就想结婚了
夜,醒来,感觉老公紧抱着我,窃喜!心想:这家伙平时挺酷的,没想到睡觉时一不小心就露馅了。于是感动不已,正准备好好享受他的拥抱时,听见他迷迷糊糊说到:“老婆!好冷!”当时恨不得把他踢 ......
SuperStar515 聊聊、笑笑、闹闹
[原创]十年(三)
“封闭”这个词总让人联想起“双规”这个词,其实也差不多,基本上是近义词吧。但我仍要解释一下"封闭"这个特殊行业的特殊词汇,所谓“封闭”就是把大家圈到一个与世隔绝虽然说不上山清水秀也别 ......
songbo 无线连接
关于verilog仿真器的PLI接口提问
请问哪位达人/前辈有在nc-verilog或者VCS仿真器中插入可编程逻辑接口(PLI)的经验,诚心求教相关操作步骤。多谢先! PS:我的工作server是Linux7.2...
qlmiao 嵌入式系统
FreeRTOS扩展IoT安全技术
在FreeRTOS 项目开发中,信息安全(security)和功能安全一直非常重要。FreeRTOS不断提升包括内存安全在内各种安全技术。最近,FreeRTOS已通过物联网平台安全评估标准 (SESIP) 的2级和 ......
MamoYU 实时操作系统RTOS
关于如何使用EVC的例程
问个很初级的问题. 我现有手头有份现成串口通信的例程,是一本教材附带的全程.我直接打开该工程*.vcw,直接build,会显示"是用于X86 cpu的,failed download...之类的." 我想程序代码总应该都是通 ......
wangbaogang 嵌入式系统
板子还没到,读用户手册的一点疑问
本帖最后由 astwyg 于 2014-7-7 16:25 编辑 邮寄板子不包含光盘,于是自己先下载了镜像(http://www.jyxtec.com/index.php/downloads),读一读手册.之前没怎么接触过arm+linux,这里代表众小白提 ......
astwyg 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1862  958  2094  1569  1640  38  20  43  32  34 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved