电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

A42MX24-3CQ100A

产品描述FPGA, 295 CLBS, 2000 GATES, 48.24 MHz, PQFP100
产品类别半导体    可编程逻辑器件   
文件大小7MB,共142页
制造商Microsemi
官网地址https://www.microsemi.com
下载文档 详细参数 全文预览

A42MX24-3CQ100A概述

FPGA, 295 CLBS, 2000 GATES, 48.24 MHz, PQFP100

现场可编程门阵列, 295 CLBS, 2000 门, 48.24 MHz, PQFP100

A42MX24-3CQ100A规格参数

参数名称属性值
端子数量100
最小工作温度-55 Cel
最大工作温度125 Cel
加工封装描述PLASTIC, MO-108, QFP-100
each_compliYes
状态Active
可编程逻辑类型FIELD PROGRAMMABLE GATE ARRAY
clock_frequency_max48.24 MHz
一个CLB模块最大延时3.72 ns
jesd_30_codeR-PQFP-G100
jesd_609_codee0
moisture_sensitivity_level3
可配置逻辑模块数量295
等效门电路数量2000
组织295 CLBS, 2000 GATES
包装材料PLASTIC/EPOXY
ckage_codeQFP
包装形状RECTANGULAR
包装尺寸FLATPACK
eak_reflow_temperature__cel_225
qualification_statusCOMMERCIAL
seated_height_max3.4 mm
额定供电电压3.3 V
表面贴装YES
工艺CMOS
温度等级MILITARY
端子涂层TIN LEAD
端子形式GULL WING
端子间距0.6500 mm
端子位置QUAD
ime_peak_reflow_temperature_max__s_30
length20 mm
width14 mm
dditional_featureCAN ALSO BE OPERATED AT 5.0V

文档预览

下载PDF文档
Revision 11
40MX and 42MX FPGA Families
Features
High Capacity
Single-Chip ASIC Alternative
3,000 to 54,000 System Gates
Up to 2.5 kbits Configurable Dual-Port SRAM
Fast Wide-Decode Circuitry
Up to 202 User-Programmable I/O Pins
5.6 ns Clock-to-Out
250 MHz Performance
5 ns Dual-Port SRAM Access
100 MHz FIFOs
7.5 ns 35-Bit Address Decode
HiRel Features
Commercial, Industrial, Automotive,
Temperature Plastic Packages
and
Military
Commercial, Military Temperature, and MIL-STD-883
Ceramic Packages
QML Certification
Ceramic Devices Available to DSCC SMD
Mixed-Voltage Operation (5.0V or 3.3V for core and
I/Os), with PCI-Compliant I/Os
Up to 100% Resource Utilization and 100% Pin Locking
Deterministic, User-Controllable Timing
Unique In-System Diagnostic and Verification Capability
with Silicon Explorer II
Low Power Consumption
IEEE Standard 1149.1 (JTAG) Boundary Scan Testing
Ease of Integration
High Performance
Product Profile
Device
Capacity
System Gates
SRAM Bits
Logic Modules
Sequential
Combinatorial
Decode
Clock-to-Out
SRAM Modules
(64x4 or 32x8)
Dedicated Flip-Flops
Maximum Flip-Flops
Clocks
User I/O (maximum)
PCI
Boundary Scan Test (BST)
Packages (by pin count)
PLCC
PQFP
VQFP
TQFP
CQFP
PBGA
A40MX02
3,000
295
9.5 ns
147
1
57
44, 68
100
80
A40MX04
6,000
547
9.5 ns
273
1
69
44, 68, 84
100
80
A42MX09
14,000
348
336
5.6 ns
348
516
2
104
84
100, 160
100
176
A42MX16
24,000
624
608
6.1 ns
624
928
2
140
84
100, 160, 208
100
176
A42MX24
36,000
954
912
24
6.1 ns
954
1,410
2
176
Yes
Yes
84
160, 208
176
A42MX36
54,000
2,560
1,230
1,184
24
6.3 ns
10
1,230
1,822
6
202
Yes
Yes
208, 240
208, 256
272
May 2012
© 2012 Microsemi Corporation
i
高手来指点(windows ce4.2串口开发问题)
我是新手,最近在学windows ce4.2下的串口通信,借鉴了很多书,最后终于写出来了,可是在evc下的程序一下到emulator或者班子上,所有关于程序的操作都会使串口有数据输出,而不管我的程序是否与 ......
wq100 嵌入式系统
终于拿到SPARTAN 6 试用,超级感动
昨晚刚拿到开发板。真是超级感动:( ,小志姐竟然亲自送来,我一定鞠躬尽瘁死而后已:@ ,努力写好试用报告。论坛的兄弟姐妹们大家也尽情期待吧,这块开发板真是相当的不错。希望大家如果有好想法 ......
denis22380978 FPGA/CPLD
请问用Verilog HDL 编写的 initial语句块 能否被综合?
如题!! 我初学Verilog 弱弱的问一下...
fly117 嵌入式系统
招兼职电机控制相关专业兼职讲师
招兼职电机控制相关专业兼职讲师,短周期的培训,可周末,如您想挣点外块,积累资源,充实生活,请联系我,要 求有实际项目经历,两年以上 项目经历,表达能力较好,VX---hailang869或155 ......
leanliying 求职招聘
ST的定时器竟然不支持上升沿和下降沿同时捕捉
逮着ST的定时器研究了几天,竟然发现ST的定时器不支持单通道的上升沿和下降沿同时捕捉,要同时捕捉还要占用2个通道,更可恶的是还要占用2个IO引脚!超级极郁闷!正交编码计数器都支持了, ......
wide stm32/stm8
【TI首届低功耗设计大赛】GPS信号两点距离测算
本帖最后由 tianshuihu 于 2015-1-7 16:38 编辑 知道两地经纬度坐标之后,关于两地之间距离的测算有很多种方法,网上也有很多介绍 有一个讨论帖, 求根据经纬度精确计算距离的公式 http ......
tianshuihu 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 774  1707  732  2671  900  48  12  6  22  38 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved