电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

A42MX09-3PQ100M

产品描述FPGA, 295 CLBS, 2000 GATES, 48.24 MHz, PQFP100
产品类别可编程逻辑器件    可编程逻辑   
文件大小7MB,共142页
制造商Microsemi
官网地址https://www.microsemi.com
下载文档 详细参数 全文预览

A42MX09-3PQ100M概述

FPGA, 295 CLBS, 2000 GATES, 48.24 MHz, PQFP100

现场可编程门阵列, 295 CLBS, 2000 门, 48.24 MHz, PQFP100

A42MX09-3PQ100M规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称Microsemi
包装说明QFP, QFP100,.7X.9
Reach Compliance Codeunknow
ECCN代码3A001.A.2.C
其他特性CAN ALSO BE OPERATED AT 3.3V I/O SUPPLY
CLB-Max的组合延迟1.6 ns
JESD-30 代码R-PQFP-G100
JESD-609代码e0
长度20 mm
湿度敏感等级3
可配置逻辑块数量336
等效关口数量14000
输入次数104
逻辑单元数量684
输出次数104
端子数量100
最高工作温度125 °C
最低工作温度-55 °C
组织336 CLBS, 14000 GATES
封装主体材料PLASTIC/EPOXY
封装代码QFP
封装等效代码QFP100,.7X.9
封装形状RECTANGULAR
封装形式FLATPACK
峰值回流温度(摄氏度)225
电源3.3,3.3/5,5 V
可编程逻辑类型FIELD PROGRAMMABLE GATE ARRAY
认证状态Not Qualified
座面最大高度3.4 mm
最大供电电压5.5 V
最小供电电压4.5 V
标称供电电压5 V
表面贴装YES
技术CMOS
温度等级MILITARY
端子面层TIN LEAD
端子形式GULL WING
端子节距0.65 mm
端子位置QUAD
处于峰值回流温度下的最长时间30
宽度14 mm

文档预览

下载PDF文档
Revision 11
40MX and 42MX FPGA Families
Features
High Capacity
Single-Chip ASIC Alternative
3,000 to 54,000 System Gates
Up to 2.5 kbits Configurable Dual-Port SRAM
Fast Wide-Decode Circuitry
Up to 202 User-Programmable I/O Pins
5.6 ns Clock-to-Out
250 MHz Performance
5 ns Dual-Port SRAM Access
100 MHz FIFOs
7.5 ns 35-Bit Address Decode
HiRel Features
Commercial, Industrial, Automotive,
Temperature Plastic Packages
and
Military
Commercial, Military Temperature, and MIL-STD-883
Ceramic Packages
QML Certification
Ceramic Devices Available to DSCC SMD
Mixed-Voltage Operation (5.0V or 3.3V for core and
I/Os), with PCI-Compliant I/Os
Up to 100% Resource Utilization and 100% Pin Locking
Deterministic, User-Controllable Timing
Unique In-System Diagnostic and Verification Capability
with Silicon Explorer II
Low Power Consumption
IEEE Standard 1149.1 (JTAG) Boundary Scan Testing
Ease of Integration
High Performance
Product Profile
Device
Capacity
System Gates
SRAM Bits
Logic Modules
Sequential
Combinatorial
Decode
Clock-to-Out
SRAM Modules
(64x4 or 32x8)
Dedicated Flip-Flops
Maximum Flip-Flops
Clocks
User I/O (maximum)
PCI
Boundary Scan Test (BST)
Packages (by pin count)
PLCC
PQFP
VQFP
TQFP
CQFP
PBGA
A40MX02
3,000
295
9.5 ns
147
1
57
44, 68
100
80
A40MX04
6,000
547
9.5 ns
273
1
69
44, 68, 84
100
80
A42MX09
14,000
348
336
5.6 ns
348
516
2
104
84
100, 160
100
176
A42MX16
24,000
624
608
6.1 ns
624
928
2
140
84
100, 160, 208
100
176
A42MX24
36,000
954
912
24
6.1 ns
954
1,410
2
176
Yes
Yes
84
160, 208
176
A42MX36
54,000
2,560
1,230
1,184
24
6.3 ns
10
1,230
1,822
6
202
Yes
Yes
208, 240
208, 256
272
May 2012
© 2012 Microsemi Corporation
i
I2C串行EEPROM应用系统的健壮性设计
I2C串行EEPROM应用系统的健壮性设计 ...
zxopenljx FPGA/CPLD
MSP430 扩展寄存器详解
好东西,找了很久,做ucos移植的朋友可以看看 ...
568760310 微控制器 MCU
不知道这个连接器名称
请问图中那个蓝色的连接器叫啥呢 ...
xiaoxiao2211 模拟电子
模拟电子电路读图——整理版(每楼一道值得研究的题目)
非常感谢flighting网友发的帖子《模拟电子电路读图》,给大家贡献了这么好的资料。 为了方便坛子里的网友们学习,小娜特地整理了flighting的帖子,每楼放了一道题目,大家共同研究一下,欢迎 ......
小娜 模拟电子
备用不间断电源怎么实现
本帖最后由 hysdzgcsj2020 于 2020-2-3 21:03 编辑 各位老师:现在有个使用场景是给3KW伺服电机驱动器供电。平常是AC220V经一个大功率整流器整流为DC54V后给伺服驱动器输入供电。现在考虑外 ......
hysdzgcsj2020 综合技术交流
同相放大器级联的问题(小信号放大)
在小信号放大中(信号频率1KHz),输入信号的幅度为1uV,通过NE5532低噪放级联放大使得最终输出电压幅度达到1V左右设计的图纸如下file:///C:\DOCUME~1\ADMINI~1\LOCALS~1\Temp\Temp ......
Xiaoqiang 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1287  1558  903  58  499  26  32  19  2  11 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved