电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

A40MX04-FPQG100B

产品描述FPGA, 547 CLBS, 4000 GATES, 48.24 MHz, PQFP100
产品类别可编程逻辑器件    可编程逻辑   
文件大小7MB,共142页
制造商Microsemi
官网地址https://www.microsemi.com
标准
下载文档 详细参数 全文预览

A40MX04-FPQG100B概述

FPGA, 547 CLBS, 4000 GATES, 48.24 MHz, PQFP100

现场可编程门阵列, 547 CLBS, 4000 门, 48.24 MHz, PQFP100

A40MX04-FPQG100B规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Microsemi
包装说明QFP,
Reach Compliance Codecompli
ECCN代码3A001.A.2.C
其他特性CAN ALSO BE OPERATED AT 5.0V
最大时钟频率48.24 MHz
CLB-Max的组合延迟3.72 ns
JESD-30 代码R-PQFP-G100
JESD-609代码e3
长度20 mm
湿度敏感等级3
可配置逻辑块数量547
等效关口数量4000
端子数量100
最高工作温度125 °C
最低工作温度-55 °C
组织547 CLBS, 4000 GATES
封装主体材料PLASTIC/EPOXY
封装代码QFP
封装形状RECTANGULAR
封装形式FLATPACK
峰值回流温度(摄氏度)245
可编程逻辑类型FIELD PROGRAMMABLE GATE ARRAY
认证状态Not Qualified
座面最大高度3.4 mm
标称供电电压3.3 V
表面贴装YES
技术CMOS
温度等级MILITARY
端子面层Matte Tin (Sn)
端子形式GULL WING
端子节距0.65 mm
端子位置QUAD
处于峰值回流温度下的最长时间40
宽度14 mm

文档预览

下载PDF文档
Revision 11
40MX and 42MX FPGA Families
Features
High Capacity
Single-Chip ASIC Alternative
3,000 to 54,000 System Gates
Up to 2.5 kbits Configurable Dual-Port SRAM
Fast Wide-Decode Circuitry
Up to 202 User-Programmable I/O Pins
5.6 ns Clock-to-Out
250 MHz Performance
5 ns Dual-Port SRAM Access
100 MHz FIFOs
7.5 ns 35-Bit Address Decode
HiRel Features
Commercial, Industrial, Automotive,
Temperature Plastic Packages
and
Military
Commercial, Military Temperature, and MIL-STD-883
Ceramic Packages
QML Certification
Ceramic Devices Available to DSCC SMD
Mixed-Voltage Operation (5.0V or 3.3V for core and
I/Os), with PCI-Compliant I/Os
Up to 100% Resource Utilization and 100% Pin Locking
Deterministic, User-Controllable Timing
Unique In-System Diagnostic and Verification Capability
with Silicon Explorer II
Low Power Consumption
IEEE Standard 1149.1 (JTAG) Boundary Scan Testing
Ease of Integration
High Performance
Product Profile
Device
Capacity
System Gates
SRAM Bits
Logic Modules
Sequential
Combinatorial
Decode
Clock-to-Out
SRAM Modules
(64x4 or 32x8)
Dedicated Flip-Flops
Maximum Flip-Flops
Clocks
User I/O (maximum)
PCI
Boundary Scan Test (BST)
Packages (by pin count)
PLCC
PQFP
VQFP
TQFP
CQFP
PBGA
A40MX02
3,000
295
9.5 ns
147
1
57
44, 68
100
80
A40MX04
6,000
547
9.5 ns
273
1
69
44, 68, 84
100
80
A42MX09
14,000
348
336
5.6 ns
348
516
2
104
84
100, 160
100
176
A42MX16
24,000
624
608
6.1 ns
624
928
2
140
84
100, 160, 208
100
176
A42MX24
36,000
954
912
24
6.1 ns
954
1,410
2
176
Yes
Yes
84
160, 208
176
A42MX36
54,000
2,560
1,230
1,184
24
6.3 ns
10
1,230
1,822
6
202
Yes
Yes
208, 240
208, 256
272
May 2012
© 2012 Microsemi Corporation
i
蓝牙
蓝牙能不能实现计算机对单片机的控制? 如果用蓝牙控制机械的话,那怎样由计算机发出信号,怎样实现控制呢?用什么语言编程呢?...
gjchao 嵌入式系统
To 设备加载的问题
本人使用的硬件是Ez-usb fx2系列68013芯片 但是怎么 NTSTATUS Ezusb_PnPAddDevice( IN PDRIVER_OBJECT DriverObject, IN PDEVICE_OBJECT PhysicalDeviceObject ) /*++ Ro ......
suweibus 嵌入式系统
FPGA分频问题
我板子是SPARTAN-3E XC3S250E,50MHZ系统时钟。我想2分频得到25MHZ的时钟然后通过管教输出。但是不论我是用技术器分频还是DCM分频。通过逻辑分析仪观察到管教输出的波形,总是一阵子是50%占空比 ......
苏醒的小毛驴 FPGA/CPLD
S2E 例程入门分析
最近有几个网友比较关心 S2E 例程的一些问题,在这里写写我的一点心得,希望对你们有点帮助。 先贴个图: 62201 从这个图中,我们可以看到串口设备通过 S2E 模块连接到了 PC 主机,其中用 ......
academic 微控制器 MCU
ATMEGA8 奇怪的问题
我遇到的情况是,首先程序没有运行,看了一下,用示波器看了一下晶振,有波形。 但是不知道为什么不运行,后来,我用了万用表,量了一下晶振的,一边的引脚电压, 程序就不知道为什么可以运行 ......
wellge 嵌入式系统
开机logo消失了?
借用地盘一下,我是在nand上开辟一块区域用于存放logo,在eboot中的oemplatforminit()中先把logo读到ram中,然后显示logo,结果在nk加载完后就消失了,又不想在oal的oeminit()中实现,请问 ......
jiangyebula 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2584  2811  1840  995  478  58  57  9  24  14 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved