电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

A40MX04-3PLG100A

产品描述FPGA, 295 CLBS, 2000 GATES, 48.24 MHz, PQFP100
产品类别半导体    可编程逻辑器件   
文件大小7MB,共142页
制造商Microsemi
官网地址https://www.microsemi.com
下载文档 详细参数 全文预览

A40MX04-3PLG100A概述

FPGA, 295 CLBS, 2000 GATES, 48.24 MHz, PQFP100

现场可编程门阵列, 295 CLBS, 2000 门, 48.24 MHz, PQFP100

A40MX04-3PLG100A规格参数

参数名称属性值
端子数量100
最小工作温度-55 Cel
最大工作温度125 Cel
加工封装描述PLASTIC, MO-108, QFP-100
each_compliYes
状态Active
可编程逻辑类型FIELD PROGRAMMABLE GATE ARRAY
clock_frequency_max48.24 MHz
一个CLB模块最大延时3.72 ns
jesd_30_codeR-PQFP-G100
jesd_609_codee0
moisture_sensitivity_level3
可配置逻辑模块数量295
等效门电路数量2000
组织295 CLBS, 2000 GATES
包装材料PLASTIC/EPOXY
ckage_codeQFP
包装形状RECTANGULAR
包装尺寸FLATPACK
eak_reflow_temperature__cel_225
qualification_statusCOMMERCIAL
seated_height_max3.4 mm
额定供电电压3.3 V
表面贴装YES
工艺CMOS
温度等级MILITARY
端子涂层TIN LEAD
端子形式GULL WING
端子间距0.6500 mm
端子位置QUAD
ime_peak_reflow_temperature_max__s_30
length20 mm
width14 mm
dditional_featureCAN ALSO BE OPERATED AT 5.0V

文档预览

下载PDF文档
Revision 11
40MX and 42MX FPGA Families
Features
High Capacity
Single-Chip ASIC Alternative
3,000 to 54,000 System Gates
Up to 2.5 kbits Configurable Dual-Port SRAM
Fast Wide-Decode Circuitry
Up to 202 User-Programmable I/O Pins
5.6 ns Clock-to-Out
250 MHz Performance
5 ns Dual-Port SRAM Access
100 MHz FIFOs
7.5 ns 35-Bit Address Decode
HiRel Features
Commercial, Industrial, Automotive,
Temperature Plastic Packages
and
Military
Commercial, Military Temperature, and MIL-STD-883
Ceramic Packages
QML Certification
Ceramic Devices Available to DSCC SMD
Mixed-Voltage Operation (5.0V or 3.3V for core and
I/Os), with PCI-Compliant I/Os
Up to 100% Resource Utilization and 100% Pin Locking
Deterministic, User-Controllable Timing
Unique In-System Diagnostic and Verification Capability
with Silicon Explorer II
Low Power Consumption
IEEE Standard 1149.1 (JTAG) Boundary Scan Testing
Ease of Integration
High Performance
Product Profile
Device
Capacity
System Gates
SRAM Bits
Logic Modules
Sequential
Combinatorial
Decode
Clock-to-Out
SRAM Modules
(64x4 or 32x8)
Dedicated Flip-Flops
Maximum Flip-Flops
Clocks
User I/O (maximum)
PCI
Boundary Scan Test (BST)
Packages (by pin count)
PLCC
PQFP
VQFP
TQFP
CQFP
PBGA
A40MX02
3,000
295
9.5 ns
147
1
57
44, 68
100
80
A40MX04
6,000
547
9.5 ns
273
1
69
44, 68, 84
100
80
A42MX09
14,000
348
336
5.6 ns
348
516
2
104
84
100, 160
100
176
A42MX16
24,000
624
608
6.1 ns
624
928
2
140
84
100, 160, 208
100
176
A42MX24
36,000
954
912
24
6.1 ns
954
1,410
2
176
Yes
Yes
84
160, 208
176
A42MX36
54,000
2,560
1,230
1,184
24
6.3 ns
10
1,230
1,822
6
202
Yes
Yes
208, 240
208, 256
272
May 2012
© 2012 Microsemi Corporation
i
高性能低成本衡器的参考设计
高性能模拟信件处理的衡器越来越严格的要求是更高的精度和更低的成本。这种要求不是很明显,因为大多数的衡器以分辨率1:3000或1:10000输出最终的重量值,这很容易用12位到14位ADC就能满足.实践 ......
lorant 模拟电子
USB 3.0 对无线鼠标的干扰问题
用了USB的千兆网卡,同时在上面插了罗技无线鼠标的接收器。就发现鼠标不正常了,时灵时不灵。 经查,原因是USB 3.0会对无线鼠标所用的2.4GHz产生干扰。 解决方法:找一个USB的延长线,将罗技 ......
fish001 无线连接
大功率光伏逆变系统的研究
大功率光伏逆变系统的研究 自上个世纪90年代以来,随着能源消费的增长、日益恶化的生态环境和人类环保意识的提高,世界各国都在积极寻找一种可持续发展且无污染的新能源。太阳能—作为一种高效 ......
zbz0529 能源基础设施
求助!关于msp430 launchpad 时钟设置 aclk计时不准
代码的目标是小灯(P1.0)闪1s灭1s。Aclk频率为32Mhz,那么将TA0的TA0CCR0设置为32767(递增模式)的话应该是每一秒发生一次中断,但是烧到板子中的结果是5s左右明暗交替,而且一旦退出debuggin ......
s3737841 TI技术论坛
曝光商家---北京爱泰联合科技有限公司
本帖最后由 RCSN 于 2021-9-27 09:58 编辑 事情是这样,刚好最近需要用他们的CAN盒做上位机二次开发,本以为使用他们的dll函数库,调用相关接口就能用,没想到不行,好吧,一开始我怀疑自己 ......
RCSN 聊聊、笑笑、闹闹
NMOS驱动,采样电阻总烧
如图所示很简单的mos驱动电路,问题却很多:1.采样电阻总是烧是什么原因那? 2.PCB吱吱响,且随PWM频率的变化,声音的音调也变化,这是什么在响? ...
ggg_daisi PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1038  2890  386  471  2108  2  53  54  39  25 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved