电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

GRM43-2C0G682J050AB

产品描述CAPACITOR, CERAMIC, MULTILAYER, 50V, C0G, 0.0068uF, SURFACE MOUNT, 1812, CHIP
产品类别无源元件    电容器   
文件大小427KB,共6页
制造商Murata(村田)
官网地址https://www.murata.com
下载文档 详细参数 全文预览

GRM43-2C0G682J050AB概述

CAPACITOR, CERAMIC, MULTILAYER, 50V, C0G, 0.0068uF, SURFACE MOUNT, 1812, CHIP

GRM43-2C0G682J050AB规格参数

参数名称属性值
厂商名称Murata(村田)
包装说明, 1812
Reach Compliance Codeunknow
ECCN代码EAR99
电容0.0068 µF
电容器类型CERAMIC CAPACITOR
介电材料CERAMIC
JESD-609代码e3
制造商序列号GRM
安装特点SURFACE MOUNT
多层Yes
负容差5%
端子数量2
最高工作温度125 °C
最低工作温度-55 °C
封装形状RECTANGULAR PACKAGE
包装方法BULK
正容差5%
额定(直流)电压(URdc)50 V
尺寸代码1812
表面贴装YES
温度特性代码C0G
温度系数-/+30ppm/Cel ppm/°C
端子面层TIN
端子形状WRAPAROUND
FPGA PLL 的问题
请问各位大侠 fpga提供的锁相环 锁定的结果是频率相等,相位差恒定,但每次使用锁相环最终锁定的相位差值是不变的吗??如果对时钟相位有要求的设计怎么办?...
eeleader FPGA/CPLD
我想问一下关于绘制原理图的问题
第一次绘制板子,我想在板子上弄一些孔,这些孔作为电源输入和信号的输出,这些孔我画原理图的时候防止什么元件呢?...
lengmian1001 PCB设计
学习 MSP430
按照TI给的样板程序,照葫芦画瓢,控制LED看来没有什么问题。只控制输出相对较简单。根据学习资料,再往下看看,三个时钟,中断,寄存器,接下去要学的东西简直太复杂。在这之前,不如先做点有 ......
John_sea 微控制器 MCU
关于PCB 和布线方面的问题
请问大神,去哪里能找到一些作品 设计的 电路原理图和PCB图资料,还有关于AD软件布线方面的资料呢 ? ...
如霜 PCB设计
SD 簡介
SD 簡介...
chaojun 无线连接
新冠疫苗,为啥打胳膊,不打屁股?
今早看的新闻,话题挺有意思: 530650 ...
3228 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1230  2244  1198  778  1334  25  46  16  27  6 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved