电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

5962F8957701-YX

产品描述BCRTM
文件大小1MB,共61页
制造商ETC1
下载文档 全文预览

5962F8957701-YX概述

BCRTM

文档预览

下载PDF文档
UT1553 BCRTM
F
EATURES
p
Comprehensive MIL-STD-1553 dual-redundant Bus
p
p
p
p
p
Controller (BC) and Remote Terminal (RT) and
Monitor (M) functions
MIL-STD-1773 compatible
Multiple message processing capability in BC
Time tagging and message logging in RT and M modes
Automatic polling and intermessage delay in
BC mode
Programmable interrupt scheme and internally
generated interrupt history list
p
Register-oriented architecture to enhance
programmability
p
DMA memory interface with 64K addressability
p
Internal self-test
p
Radiation-hardened option available for 84-lead
flatpack package only
p
Remote terminal operations in ASD/ENASD-certified
(SEAFAC)
p
Available in 84-pin pingrid array, 84-lead flatpack, 84-
lead leadless chip-carrier
p
Standard Microcircuit Drawing 5962-89577 available
- QML Q and V compliant
REGISTERS
CONTROL
HIGH-PRIORITY
STD PRIORITY LEVEL
STD PRIORITY PULSE
STATUS
CURRENT BC (or M) BLOCK/
RT DESCRIPTOR SPACE
POLLING COMPARE
CLOCK &
RESET
LOGIC
INTERRUPT
HANDLER
BC PROTOCOL
&
MESSAGE
HANDLER
BUILT-IN-TEST WORD
CURRENT COMMAND
INTERRUPT LOG
LIST POINTER
HIGH-PRIORITY
INTERRUPT ENABLE
16
HIGH-PRIORITY
INTERRUPT STATUS
STANDARD INTERRUPT
ENABLE
16
RT/MONITOR
PROTOCOL &
MESSAGE
HANDLER
BUILT-
IN-
TEST
16
RT ADDRESS
BUILT-IN-TEST
START COMMAND
RESET COMMAND
RT TIMER
RESET COMMAND
MONITOR ADDRESS
CONTROL
MONITOR ADDRESS
SELECT (0-15)
ADDRESS
MONITOR ADDRESS
SELECT (16-31)
16
16
DATA
12MHz
MASTER
RESET
1553
DATA
CHANNEL
A
1553
DATA
CHANNEL
B
DUAL
CHANNEL
ENCODER/
DECODER
MODULE
PARALLEL-
TO-SERIAL
CONVER-
SION
16
BUS
TRANSFER
LOGIC
SERIAL-TO-
PARALLEL
CONVER-
SION
TIMERON
TIMEOUT
ADDRESS
GENERATOR
16
DMA/CPU
CONTROL
16
DMA ARBITRATION
REGISTER CONTROL
DUAL-PORT MEMORY CONTROL
Figure 1. BCRTM Block Diagram
BCRTM-1
帮忙解决下VHDL的问题(环境为quartusii7.2)
程序为顶层程序。如下: library ieee; use ieee.std_logic_1164.all; use ieee.std_logic_unsigned.all; entity system is port (clk,fin,en,d,c,b,a:in std_logic; n:in std_logi ......
jakysong 嵌入式系统
晶振一个脚有波形,另一个脚没有
晶振一个脚有波形,另一个脚没有,电平倒是有的,咋回事呢?十块板子的现象都一样,请大侠赐教,谢谢!...
zoujy518 嵌入式系统
[LPC] 1778在线升级,关于bin文件写入flash问题
我在网上看到大多数的lpc的芯片在线升级都是APP程序编译生成bin文件只有一个,然后再将bin文件从APP程序的首地址写入跳转就ok了。 我现在做的情况有点特殊,我的引导程序存放地址为0x0000-0x ......
outmanlol NXP MCU
分享几个BQ76930和BQ78350使用的问
问题1:目前采用STM32F072C8T6 + BQ76930 + BQ78350的方案电路板已完成打样,准备开始接上电池进行测试开发。电路板的功能是,单片机通过SMSBus总线操作BQ78350,转换成CAN总线与用电设备通信。 ......
qwqwqw2088 模拟与混合信号
这个PCB封装的标注是什么意思?
405480 这个是REF2933的封装图。我不知道那个3×0.50/0.30前面的那个3是什么意思。 请高手告知,谢谢! ...
chenbingjy PCB设计
QuartusII Web版如何使能TalkBack,使用Signal Tap Logic Analyzer。
QuartusII Web版在使用软件自带的Signal Tap Logic Analyzer时,需要使能talkback功能,很多刚刚接触该软件的朋友可能会找不到该对话框在哪(例如我),现把我自己的发现贴出来,希望对大家有帮 ......
swfc_qinmm FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1769  2189  2675  2287  1139  6  3  53  51  50 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved