电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

591TB148M352DGR

产品描述1 ps MAX JITTER CRYSTAL OSCILLATOR
文件大小95KB,共12页
制造商SILABS
官网地址http://www.silabs.com
下载文档 全文预览

591TB148M352DGR概述

1 ps MAX JITTER CRYSTAL OSCILLATOR

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
525 MH
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 525 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 6.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 is available
with any-rate output frequency from 10 to 525 MHz. Unlike a traditional XO,
where a unique crystal is required for each output frequency, the Si590/591
uses one fixed crystal to provide a wide range of output frequencies. This IC
based approach allows the crystal resonator to provide exceptional
frequency stability and reliability. In addition, DSPLL clock synthesis provides
superior supply noise rejection, simplifying the task of generating low jitter
clocks in noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
temperature stability. Specific configurations are factory programmed at time
of shipment, thereby eliminating long lead times associated with custom
oscillators.
Pin Assignments:
See page 5.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
2
5
NC
GND
3
4
CLK
Si590 (CMOS)
17 k
*
Any-rate
10–525 MHz
DSPLL
®
Clock
Synthesis
OE
1
6
V
DD
OE
Fixed
Frequency
XO
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
Si591 (LVDS/LVPECL/CML)
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Preliminary Rev. 0.25 7/09
Copyright © 2009 by Silicon Laboratories
Si590/591
stm32f103t8 usb无法识别
用火牛开发板更改了HID源码可以跑通屏蔽了除了USB以外所有设备,重新制版了6M晶振已经更改PLL为12倍usb1.5分频 无法识别出设备来紧急求助!!...
qafhwdl stm32/stm8
libcurl库的问题
我在linux下用eclipse编程,写了一个小程序 用到libcurl库,有个头文件出错 #include 238208 请高手指教,如何解决?谢谢! ...
chenbingjy Linux开发
MSP430测频为什么数码管显示不出频率
#ifndef TIMERA_H #define TIMERA_H void IO_CLR();//初始化IO void InittimerA();//定时器A初始化 //void KeeptimerA(unsigned char flag);//控制捕获模式运行 unsigned int Getcyc() ......
吴文杰 微控制器 MCU
[N32L43X评测]8.USB CDC 自定义传输内容
N32的USB部分自己走了点弯路,本来HSI内部RC晶振是完全可以给USB用的,但是N32的Boot必须使用HSE才能工作,这样不得已还要在板子上加上晶振才行,请小伙伴们注意这一点。 N32的USB使用时 ......
dyc1229 国产芯片交流
7“万里”树莓派小车——RPi.GPIO学习(PWM与外部中断模拟定时器)
前面介绍了wiringPi库的PWM和外部中断模拟定时器,其实python的GPIO库也有PWM与外部中断功能,可以试试用该方法模拟定时器。 还是和之前C++一样,将BCM编号的17和18引脚短接,设置PWM频率设 ......
lb8820265 创意市集
平头哥RISC-V RVB2601开发板--基于模拟量遥感控制的大圆吃小圆游戏
很营运收到平头哥的开发板,拿到板子后发现无论做工、线上资源都非常棒。但惭愧的是由于时间因素,没有按照原先的计划实现多模的智能灯控制应用。只能先完整一个简单的作品,希望自己后面还 ......
tospo 玄铁RISC-V活动专区

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 246  2454  7  1294  1433  13  23  35  31  19 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved