电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

591RB148M352DGR

产品描述1 ps MAX JITTER CRYSTAL OSCILLATOR
文件大小95KB,共12页
制造商SILABS
官网地址http://www.silabs.com
下载文档 全文预览

591RB148M352DGR概述

1 ps MAX JITTER CRYSTAL OSCILLATOR

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
525 MH
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 525 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 6.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 is available
with any-rate output frequency from 10 to 525 MHz. Unlike a traditional XO,
where a unique crystal is required for each output frequency, the Si590/591
uses one fixed crystal to provide a wide range of output frequencies. This IC
based approach allows the crystal resonator to provide exceptional
frequency stability and reliability. In addition, DSPLL clock synthesis provides
superior supply noise rejection, simplifying the task of generating low jitter
clocks in noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
temperature stability. Specific configurations are factory programmed at time
of shipment, thereby eliminating long lead times associated with custom
oscillators.
Pin Assignments:
See page 5.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
2
5
NC
GND
3
4
CLK
Si590 (CMOS)
17 k
*
Any-rate
10–525 MHz
DSPLL
®
Clock
Synthesis
OE
1
6
V
DD
OE
Fixed
Frequency
XO
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
Si591 (LVDS/LVPECL/CML)
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Preliminary Rev. 0.25 7/09
Copyright © 2009 by Silicon Laboratories
Si590/591
MSP430开发总结
1.#i nclude<>指要在编辑器设定目录下,#i nclude""指的是在当前工程目录下。2.要调用另一个文件中的函数,要把这个函数文件放到当前工程目录下,并且在工程中添加此文件。3.命名中不能有 ......
oyzw111 微控制器 MCU
运放稳定性-(第五第六部分)
本帖最后由 dontium 于 2015-1-23 12:49 编辑 第五部分-单电源缓冲器的实际设计 第六部分-电容性负载稳定性 ...
Littleshook 模拟与混合信号
【MSP430周盘点2】盘点令人手软SEED-EXP430F5529开发板和急速膨胀的资源库
TI MSP430F5529培训【学习有礼】已经过了两周,论坛只有两个网友完成了学习拿到了开发板。 TI MSP430F5529培训【学习有礼】第一期获奖信息公布! https://bbs.eeworld.com.cn/thread-366972 ......
wstt 微控制器 MCU
应用分析II:读取模拟数据时同步数字写入
要实现在读取模拟数据时同步进行数字写入,可执行如下步骤: 1. 在一个信道增益队列中使用任意给定的条目 2. 取出数字数据,然后对所有未使用的位做掩码处理,方法是通过与127(针对KPCI-310 ......
Jack_ma 测试/测量
一本厚书,《专业嵌入式软件开发-全面走向高质高效编程》
35元,邮局10元,6百多页 161664 161665 ...
lijie20022641 淘e淘
小跑10KM,画个爱心送给你
周日早晨晨跑,第一次5:00钟起床,第一次领略清晨的没,第一次看太阳缓缓升起,一切都需趁早。画个爱心,满满的正能量。 321832 321826 321827 321828 321829 ...
chenzhufly 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 828  384  1416  2675  2902  9  27  59  2  32 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved