电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

591GC148M352DGR

产品描述1 ps MAX JITTER CRYSTAL OSCILLATOR
文件大小95KB,共12页
制造商SILABS
官网地址http://www.silabs.com
下载文档 全文预览

591GC148M352DGR概述

1 ps MAX JITTER CRYSTAL OSCILLATOR

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
525 MH
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 525 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 6.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 is available
with any-rate output frequency from 10 to 525 MHz. Unlike a traditional XO,
where a unique crystal is required for each output frequency, the Si590/591
uses one fixed crystal to provide a wide range of output frequencies. This IC
based approach allows the crystal resonator to provide exceptional
frequency stability and reliability. In addition, DSPLL clock synthesis provides
superior supply noise rejection, simplifying the task of generating low jitter
clocks in noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
temperature stability. Specific configurations are factory programmed at time
of shipment, thereby eliminating long lead times associated with custom
oscillators.
Pin Assignments:
See page 5.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
2
5
NC
GND
3
4
CLK
Si590 (CMOS)
17 k
*
Any-rate
10–525 MHz
DSPLL
®
Clock
Synthesis
OE
1
6
V
DD
OE
Fixed
Frequency
XO
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
Si591 (LVDS/LVPECL/CML)
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Preliminary Rev. 0.25 7/09
Copyright © 2009 by Silicon Laboratories
Si590/591
EEWORLD大学堂----直播回放: TI 新一代Sitara? AM62处理器革新人机交互 - 产品介绍和相关资源
直播回放: TI 新一代Sitara? AM62处理器革新人机交互 - 产品介绍和相关资源:https://training.eeworld.com.cn/course/67796...
hi5 综合技术交流
分享 LM3S2965-EVM开发版原理图和用户手册
TI Cortex-M3 LM3S2965-EVM开发板用户手册与原理图,供大家参考!69686 本帖最后由 microli 于 2011-8-14 21:01 编辑 ]...
microli 微控制器 MCU
动态改变占空比加上刹车功能就有问题
我做了一个动态改变占空比的程序现在要加上刹车功能故障时封锁SPWM输出 但是我一使能刹车 SPWM就出不来 高手帮忙看一下我哪设置不对吗 修给占空比我是在 TIM5的中断中做的 void Ti ......
4219021 stm32/stm8
STM32的SPI问题
我用STM32中的一个SPI的例程做通讯实验,其中SPI1为主,SPI2为从,实现的是主从机的数据的交换。但是试验中从机接收到了主机的数据,而主机接收到的不是0x00就是0x ......
123amy stm32/stm8
智能用电监控、保护系统创意进度帖+PCB 焊接完成
昨天到的PCB,今天焊好了。现在开始进入调试阶段。 131508 131509 12*12按键在带个红帽子还是很不错的。:lol 131507 整机照片。(将RL78/G14开发板插在控制板上)...
ltbytyn 瑞萨MCU/MPU
【TI白皮书分享】TI KeyStone II 架构助力构建绿色环保基站异构网络
作者:Zhihong Lin 战略市场营销经理 - 无线基站基础设施 德州仪器 介绍: 在随时随地连接至任何设备需求的推动下,无线移动技术正逐渐成为个人通信及企业通信的主流。智能手机和平板电脑的 ......
德仪DSP新天地 DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 556  5  13  285  617  29  48  27  4  44 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved