电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

591AB148M352DG

产品描述1 ps MAX JITTER CRYSTAL OSCILLATOR
文件大小95KB,共12页
制造商SILABS
官网地址http://www.silabs.com
下载文档 全文预览

591AB148M352DG概述

1 ps MAX JITTER CRYSTAL OSCILLATOR

文档预览

下载PDF文档
S i 5 9 0 / 5 91
1 ps M
AX
J
I T T E R
C
RYSTAL
O
SC ILLA TOR
(XO)
(10 M H
Z TO
525 MH
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 525 MHz
3rd generation DSPLL
®
with superior
jitter performance: 1 ps max jitter
Better frequency stability than SAW-
based oscillators
Internal fundamental mode crystal
ensures high reliability
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
–40 to +85 ºC operating
temperature range
Si5602
Applications
Ordering Information:
See page 6.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
Test and measurement
Storage
FPGA/ASIC clock generation
Description
The Si590/591 XO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry
to provide a low jitter clock at high frequencies. The Si590/591 is available
with any-rate output frequency from 10 to 525 MHz. Unlike a traditional XO,
where a unique crystal is required for each output frequency, the Si590/591
uses one fixed crystal to provide a wide range of output frequencies. This IC
based approach allows the crystal resonator to provide exceptional
frequency stability and reliability. In addition, DSPLL clock synthesis provides
superior supply noise rejection, simplifying the task of generating low jitter
clocks in noisy environments typically found in communication systems. The
Si590/591 IC based XO is factory configurable for a wide variety of user
specifications including frequency, supply voltage, output format, and
temperature stability. Specific configurations are factory programmed at time
of shipment, thereby eliminating long lead times associated with custom
oscillators.
Pin Assignments:
See page 5.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si590 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
2
5
NC
GND
3
4
CLK
Si590 (CMOS)
17 k
*
Any-rate
10–525 MHz
DSPLL
®
Clock
Synthesis
OE
1
6
V
DD
OE
Fixed
Frequency
XO
NC
2
5
CLK–
17 k
*
GND
3
4
CLK+
Si591 (LVDS/LVPECL/CML)
GND
*Note: Output Enable High/Low Options Available – See Ordering Information
Preliminary Rev. 0.25 7/09
Copyright © 2009 by Silicon Laboratories
Si590/591
【GD32L233C-START评测】测评之三:使用定时器time5精确延时测量
本帖最后由 mameng 于 2022-1-22 20:45 编辑 (一)​GD32L233C-START例子程序用的是SysTick延时: 改造main函数:   while(1) { gpio_bit_set(GPIOA, ......
mameng GD32 MCU
C#做单片机开发
本人一直做.net开发,目前接到一单片机项目,我没做过单片机开发,请问大虾有些单片机能否支持WinCE操作系统,而且用C#开发程序,开发的程序如何导入到单片机中,然后单片机如何启动程序, ......
liufan 嵌入式系统
有關嵌入式的pptp協議
要如何去設定Linux Ubuntu的pptp 設定 並且嵌入到板子上 使板子可以連線至電腦 ...
npusue Linux开发
【连载】【ALIENTEK 战舰STM32开发板】STM32开发指南--第二十一章 待机唤醒实验
第二十一章 待机唤醒实验 本章我们将向大家介绍STM32的待机唤醒功能。在本章中,我们将使用WK_UP按键来实现唤醒和进入待机模式的功能,然后使用DS0指示状态。本章将分为如下几个部分:21.1 S ......
正点原子 stm32/stm8
【设计工具】最新版本FPGA辅助设计工具robei3.0(界面美观,便携,易学易懂。。。)
83430新出的软件未破解,不能仿真,但是可以辅助代码输入,本人初学,在写顶层连接图时很吃力(需要先用笔画出各个输入输出后在写顶层文件),我用着款软件帮助写顶层连接图,使用图形方法连接 ......
lidonglei1 FPGA/CPLD
C51智能反编译器
可以将BIN或HEX代码文件反编译成汇编程序。 本帖最后由 lycdl 于 2008-7-10 12:18 编辑 ]...
忙忙草 51单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2225  2532  1050  1928  1000  32  15  7  52  5 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved